腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(8510)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
2
回答
无法使用JTAG接口对STM32单片机进行编程
单片机: STM32L496当我们尝试用STM32单片机对
电路
板进行编程时,我们面临着“
复位
失败后连接到目标”的问题。我们之前对
电路
板进行了编程,没有问题。此错误开始突然出现,现在我们无法对
电路
板进行编程。当我们确定单片机的
复位
引脚的范围时,当我们点击JFlash中的connect按钮时,
复位
引脚变低,显然主板正在
复位
(我们可以看到固件功能重新启动)。
浏览 8
修改于2018-11-15
得票数 1
1
回答
如何在FPGA中使用两个外部
复位
:系统
复位
和MicroController
复位
(GPIO引脚)?
我正在使用一个带有XC7A35T的
电路
板。先前开发
电路
板硬件和代码的人员对micro和FPGA使用相同的外部有效低电平系统
复位
。问题是,外部低电平系统
复位
在通电后立即对FPGA没有影响,因为在加载配置存储器之前,外部低电平系统
复位
已经变为高电平。一个微控制器连接到FPGA,并且有一些备用的微控制器GPIO可以与有效低系统
复位
结合使用,但我确信如何正确地结合它们。在现场可编程门阵列代码中,外部有效低电平系统
复位
称为SYSTEM_RESET_AL。这个重置由FPGA使用,如
浏览 28
修改于2020-04-22
得票数 0
1
回答
如果我使用的是异步
复位
,我是否应该做同步切换呢?
我们制造集成
电路
(我指硬件上的物理设计)。据我所知,输入重置总是不同步的。我想知道,如果我使用异步
复位
,是否应该将其转换为同步?或者我们可以只使用异步重置吗?
浏览 5
提问于2015-02-07
得票数 1
回答已采纳
1
回答
微控制器与独立电源PCB (电子)之间的通信
我想把微控制器的一个引脚连接到触发器的
复位
引脚上。我可以只放一个线缆吗?还需要更多吗?我本来打算这样做的,但现在我不确定这样做是否可行,因为它不会是一个完整的
电路
,而且两个
电路
板的接地水平可能不太一样。
浏览 2
提问于2010-07-03
得票数 0
回答已采纳
1
回答
基于人字等值检查的
复位
行为
我正试着用弥勒来证明等价性,然后坐在一个时序
电路
上。本质上,这两个
电路
的行为应该是相同的,一旦它们被重置。但我想不出该怎么告诉你。下面是一个示例
电路
(移位寄存器)和yosys脚本,说明了我要做的事情: input clock, input in,在检查之前,我如何告诉等值检查来重新设置
电路
?
浏览 2
提问于2017-12-11
得票数 0
回答已采纳
1
回答
当模块通电但在WDT上工作时,SPI无法工作
另一件正在发生的事情是,如果我保持近场通信模块连接,并按下
复位
按钮,它会在串行输出中显示一些垃圾,它将不会工作,除非我开始与近场通信断开模块,等待串行输出“没有找到PN53x板”,然后连接近场通信模块,并等待WDT
复位
后,在无限循环中的线路30,在WDT
复位
固件,它最终找到了近场通信模块,之后,一切都如预期的那样工作,除非有人按了
复位
按钮(=P)。在
电路
板的另一边有SPI,我也可以用吗?
浏览 15
修改于2017-02-24
得票数 0
回答已采纳
1
回答
在从0到9的JK二进制计数器中,为什么NAND门连接到第二个和第四个J-K触发器,而不是第一个和第四个?
在使用从0到9计数的4个J-K触发器的二进制计数器设计中,当第二个触发器和第四个触发器的输出等于0时,触发器被
复位
。
电路
的图像: (第二个)。
浏览 4
提问于2014-05-31
得票数 0
1
回答
具有同步
复位
的边缘触发T触发器的Verilog结构描述(R)
我试图连接一个Verilog结构描述的边缘触发T触发器与同步
复位
(R)。这是这个元件的
电路
:现在假设我已经为这个原理图中的每个块编写了行为描述,下面是我对这个
电路
的结构描述,通过实例化
电路
中的每一个块: inv u3(d,y); d_flipflop u5(b,clk,q);这是这个
电路
的有效代码吗
浏览 1
修改于2020-07-06
得票数 3
回答已采纳
2
回答
无法使简单的位序列识别
电路
工作(FSM)
该
电路
有3个输入(数据、时钟和
复位
)和2个输出(锁定,错误)。本练习中使用的序列是10001。这是我绘制的状态图:欢
浏览 10
修改于2017-01-11
得票数 2
回答已采纳
1
回答
FRDM-K64F OpenSDA mbed固件安装-文件到大文件
我按住
电路
板的
复位
按钮,然后将其插入USB端口并松开
复位
,
电路
板显示为"BOOTLOADER“USB驱动器。
浏览 1
提问于2017-03-31
得票数 0
1
回答
PIC16未更新ADC值
复位
电路
板后,电压结果仅更新一次。
浏览 18
修改于2021-09-26
得票数 0
1
回答
需要实例化不同类/对象并在引导时确定的硬件插槽的设计模式
这是一个我正在为其设计程序的嵌入式定制
电路
板的C++问题。如果有帮助,我们将运行freeRTOS。主板有3个物理插槽/接头。1个插槽/接头有20个引脚,可接受3个特定
电路
板中的1个,但将来可能会有更多
电路
板。另外两个插槽/插头有18个引脚,每个插脚可以容纳8个板中的1个,但将来可能会有更多的板。
电路
板通常通过SPI进行通信,但有时需要手动调用GPIO(取决于所安装的
电路
板)。由于向后兼容性问题,通信方案无法标准化(我想不出来)。我有一个slot类,它接受指向SPI对象的指针,
浏览 0
提问于2020-01-04
得票数 0
1
回答
有反馈循环的D触发器来清除
Clear有一个输入,它是Q(d的输出)和
复位
信号的组合,我上传了一个图像来显示我编写这个程序的
电路
。我没有得到预期的输出;清晰和Q总是很低。我在模拟中将重置设置为逻辑一。
浏览 1
修改于2016-01-29
得票数 0
回答已采纳
1
回答
Raspberry pi重置我的服务器
我在想,我可以将一个raspberry pi连接到我的服务器主板的
复位
引脚上,让raspberry pi偶尔对服务器执行一次,如果没有响应,那么关闭
复位
引脚的
电路
,从而重新启动服务器。
浏览 2
提问于2015-03-29
得票数 0
回答已采纳
1
回答
使用ISP后的串行编程问题
有没有人知道如何将
电路
板
复位
到正常状态?我用几块不同的板试了一下,结果都一样。未通过ISP编程的新板正常工作。我基本上已经失去了与usb编程芯片通信的能力。以前有人经历过这种事吗?
浏览 4
提问于2016-01-15
得票数 1
回答已采纳
1
回答
社署接口SAM装置
VCC ->靶 我是否应该使用社署的界面作为“盲通过”,然后将程式设计的引脚插在pcb内?
浏览 0
提问于2018-04-25
得票数 1
回答已采纳
1
回答
一旦触发,看门狗会连续重置AVR Atmega 1281。
问题是,在看门狗
复位
后,微
电路
似乎一直处于
复位
状态。一旦进入这种状态,按下
复位
按钮就不会再重置MCU,直到我从板上移除电源。此外,如果我继续按下
复位
按钮,LED指示灯在船上似乎有点暗,并开始闪烁时,我意外地触摸了一个ICSP引脚旁边的
复位
按钮。
浏览 0
修改于2016-06-26
得票数 0
2
回答
由于(基本)计数器(FPGA)中的传播延迟,XOR输出1
currcounterval_reg; currcounterval_reg <= currcounterval_reg+ 1'b1; 计数器没有
复位
当我运行
电路
时,我看到信号的开关,如附件(硬件运行) o/p所示。在附件的屏幕截图中,如果你看一下计数器,在7(7)之后,我应该得到‘8’...但它首先切换到'12‘,因为位2比其他位晚到0。
浏览 0
修改于2013-10-07
得票数 0
1
回答
Verilog: if语句和case语句之间的差异
我在HDLbits上遇到了这个问题:DFF8ar 这个问题要求我创建8个带高电平异步
复位
的D触发器。case (areset) default: q <= d;end endmodule 令我惊讶的是,它生成的
电路
忽略了
浏览 82
修改于2021-07-10
得票数 3
回答已采纳
2
回答
DeviceTree中的命名GPIO
例如,有一个USB设备焊接到由用户空间驱动程序控制的
电路
板上。它有一条GPIO
复位
线,用户空间库需要访问它。
浏览 1
提问于2016-04-23
得票数 12
第 2 页
第 3 页
第 4 页
第 5 页
第 6 页
第 7 页
第 8 页
第 9 页
第 10 页
第 11 页
点击加载更多
领券