在使用从0到9计数的4个J-K触发器的二进制计数器设计中,当第二个触发器和第四个触发器的输出等于0时,触发器被复位。既然二进制9是1001,为什么NAND连接到这两个输出,而不是第一个和第四个,因为它是第一个和第四个位是1。
电路的图像:http://hyperphysics.phy-astr.gsu.edu/hbase/electronic/bincount.html (第二个)。
发布于 2014-06-01 09:18:29
这些触发器上的RST输入是异步解释的(独立于CLK)。如果在输出端触发二进制9,计数器将立即重置为0。要获得输出为9的完整时钟周期,需在10 (即1010)上触发复位。
https://stackoverflow.com/questions/23968839
复制相似问题