腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(9999+)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
1
回答
修改Arduino代码以读取串行控制
移位寄存器
我使用
移位寄存器
,以控制32个单独的LED。我希望修改中的代码以满足我的需要。我对a)进入MIDI-to-serial
转换
器的MIDI信号从另一端传出的样子感到困惑。(也就是说,每个MIDI消息是
转换
成一个数组,还是别的什么?)每个MIDI信号将类似于(144,60,124)和b)
移位寄存器
草图如何响应MIDI信号?
浏览 3
修改于2012-04-15
得票数 0
1
回答
NXP块指南中SPI的CPHA描述
偶数边导致先前从串行数据输入引脚锁存的值根据LSBFE位移到SPI
移位寄存器
的LSB或MSB中。如果设置了CPHA位,SCK输入端上的偶数边将导致串行数据输入引脚处的数据被锁存。奇数边导致先前从串行数据输入引脚锁定的值转移到SPI
移位寄存器
的LSB或MSB中,这取决于LSBFE位。”我的困惑是关于,为什么使用不同的时钟边缘(我是指上升还是下降,反之亦然)来锁定串行数据输入并将其
转换
到
移位寄存器
中?是什么激发了这种行为?难道不会使可配置的主设备变得更加复杂吗?我在这里做了一些草图,似乎可以使用相同的时钟边缘锁定串行输入数据,
浏览 5
修改于2022-10-06
得票数 0
2
回答
用串口将avr atmega32连接到
移位寄存器
?
我想通过TXD引脚将ATMEGA32微控制器连接到使用USART的
移位寄存器
,然后
移位寄存器
对接收到的数据执行串行到并行
转换
。但是如你所知,
移位寄存器
需要时钟,这个时钟是通过微控制器以波特率频率通过XCK引脚馈送的(在这里,USART充当主同步时钟发生器)。
浏览 4
提问于2010-07-12
得票数 0
回答已采纳
2
回答
如何使函数接受4位二进制字符
串
并
返回64位字符
串
?
我已经为LFSR编写了函数(甚至不确定它是否正确),但我试图让它接受一个4位字符
串
作为输入,
并
返回一个64位。种子s是线性反馈
移位寄存器
的起始状态。这是一个随机的4位值.通过让线性反馈
移位寄存器
产生64位输出来产生G(s)。
浏览 1
修改于2015-10-26
得票数 0
1
回答
在python中实现
移位寄存器
的最简单方法
我想要实现一个类似
移位寄存器
的数据结构,基本上一个
移位寄存器
应该有一个固定的长度(L),并且应该有一个函数来管理这个寄存器(New_Input)的输入,新的输入将在
移位寄存器
的第一个单元格中,而前面的元素将向前移动一个单元格当寄存器已满,
并
添加了一个新元素时,它将转移所有元素,以便抛出最后一个单元格中的元素(我们不关心这个问题)。 我的想法是实现这样的事情是通过使用字典,其中包含这些元素,使键是这个字典的顺序。
浏览 1
修改于2017-03-30
得票数 1
回答已采纳
1
回答
移位寄存器
如何在二进制到bcd
转换
中工作
我找到了12位二进制到bcd
转换
的代码,但我似乎不能理解
移位寄存器
部分(只显示了状态机部分)。我需要帮助理解'&‘在
移位寄存器
中究竟是如何工作的,如果有人也能为
移位寄存器
部分生成一种不同的方式,让它看起来像下面的代码,因为它更容易理解数据流: ishiftRegister(7) <= Rxd
浏览 13
修改于2019-04-17
得票数 1
回答已采纳
1
回答
Verilog:将BCD (或二进制)
转换
为BCH
我希望编码一个BCD (或二进制)到二进制编码十六进制,然后将
转换
为7段显示代码,
并
依次发送到一个锁存
移位寄存器
,以驱动显示。这是一个16位微处理器,输出16位数字签名。我已经使用shift和add 3算法成功地编码
并
全面测试了二进制到BCD
转换
器。如果为负数,则将数字
转换
为正数,并将符号标志设置为标记符号。我在互联网上看到的大多数设计例子都是组合的。我采取了一个顺序的方法,
并
采取了大约35个时钟周期来做到这一点。 我的问题是,有没有办法把我必须的BCD
转换</
浏览 2
提问于2014-08-06
得票数 0
回答已采纳
3
回答
基于多数的反馈
移位寄存器
线性反馈
移位寄存器
的工作方式是采用固定长度的位
串
b\in\{0,1\}^n,以及固定的“抽头”(位置),并将异或应用于抽头,给出一个输出位,在移位后附加到b。当然,一遍又一遍地运用这个“多数票”程序,最终会得到期刊。而且,我也无法确定这个概念是否和在哪里被研究过。
浏览 0
提问于2022-03-23
得票数 6
回答已采纳
5
回答
C语言中的布尔数组和逐位运算
我必须实现一组串行
移位寄存器
,每个寄存器有8个输出。输出连接到开关,所以我目前在C中使用布尔数组来打开开关(true)或关闭开关(False)。因此,每个
移位寄存器
都有一个包含8个布尔值的数组,它实际上是一个8位无符号整数。我可以继续处理数组,但我认为这样做要比按位操作整数慢得多。此外,将整数传递给SPI接口也比数组容易得多。有没有一种简单的方法可以将布尔数组
转换
成整数,或者像操作数组一样操作这些整数?
浏览 0
提问于2019-04-09
得票数 2
2
回答
带enable的VHDL
移位寄存器
我正在用VHDL在串行输出72位
移位寄存器
中实现串行。当启用信号较高时,我希望
移位寄存器
移动72次,无论启用是高还是低。我编写了以下代码,该代码仅在启用高时才能工作。谁能帮我
转换
数据,一旦启用高,然后不依赖于启用,以转移数据?
浏览 4
修改于2013-06-07
得票数 2
回答已采纳
1
回答
如何在Python中实现线性反馈
移位寄存器
一个稍微复杂的算法是实现一个线性反馈
移位寄存器
,以生成一个密钥流,它将与数据进行xor‘’ed。对于这个版本,您将使用8位
移位寄存器
。
移位寄存器
用一个值初始化,
并
逐步生成密钥流。键的下一个字节在每一步之后从
移位寄存器
中读取。 把所有的第一位移到右边。最左边的位变成零。如果移出寄存器的位是1,则使用0x95的寄存器(例如,如果0101被移动
并
变成0010,那么执行xor),例如,如果寄存器包含0x82,则步进它将产生0x41。再次执行它将产生0xB5。
浏览 8
提问于2015-11-12
得票数 1
2
回答
尝试在labview中实现8点1DDCT-II;只能将一个值放入我的输出数组
据我所知,嵌套的for循环应该用
移位寄存器
来处理函数,
并
保存运行中的总输出。我的问题出在输出矩阵xk上。要么只有一个输出到矩阵,要么由于没有索引,每个输出都覆盖了最后一个输出。尝试将矩阵放入for循环中会导致
移位寄存器
和矩阵之间出现错误: You have connected two terminals of different types.
浏览 3
提问于2013-04-10
得票数 0
3
回答
我们如何将变量的值赋值给以后在LabView中使用?
我正在从LabView中的传感器读取动态数据,
并
试图存储设备第一个位置的初始值,以比较和使用零值。我看到人们成功地使用了
移位寄存器
,但在2017年的LabView中,我似乎只能使用反馈节点。实现这种结构最简单的方法是什么?更新:下面是程序的片段:
浏览 4
修改于2019-02-14
得票数 0
1
回答
ARM v7-M指令集解码功能
是否有ARM v7-M指令集的指令解码器,我可以给它一个操作码作为参数,
并
返回给我与相应的指令类型?根据<op2>有四个不同的版本。立即
移位寄存器
,例如Rm,LSL #4。 我想知道这个版本的哪个版本是从指令的中得到的?
浏览 6
修改于2014-12-17
得票数 1
回答已采纳
5
回答
从数组中提取字符
并
随机放置以创建字符
串
我得到了一个字符数组(大小为12),如下所示:我想(以最有效的方式)创建一个字符
串
,它是从数组中提取字符
并
随机排序的结果(让我们使用这个词),例如:我尝试了Stri
浏览 0
提问于2011-08-17
得票数 0
回答已采纳
1
回答
AVR的Verilog
移位寄存器
接口
我最近买了一个Mojo (斯巴达6)开发板,
并
一直在玩它。 我感兴趣的一个概念是
移位寄存器
,具体而言,将一个ATmega与FPGA接口以在FPGA上加载
移位寄存器
。,我在Verilog中对实现
移位寄存器
做了大量的研究,我的概念基本上是一样的,只是我希望我的
移位寄存器
的“移位”信号由AVR (操作速度比FPGA上的50 MHz时钟慢得多)指示,而不是时钟信号(就像我看到的所有例子一样
浏览 5
修改于2014-03-29
得票数 2
回答已采纳
1
回答
分拣机中的产品ID跟踪(PLC编程)
2.条形码发送给我们的SMS (分拣管理系统),它计算出出口
并
送回PLC。产品的跟踪由编码器和
移位寄存器
完成。然后,
移位寄存器
沿着存储器缓冲器移动表示包的位,直到比特到达表示出口的地址,这样就可以导出包。当包装进入传送带时,为该产品设置ID (1,2,.,n)。我在想,在使用相同的
移位寄存器
时,没有移动唯一的位,而是移动一个较大的数字--例如,要移动一个更大的数字--例如,第一个位的作用就像一个标志,它代表一个产品的存在,其余的数字
浏览 4
提问于2021-02-22
得票数 0
回答已采纳
2
回答
实序列和复序列的线性复杂度
然而,利用反馈
移位寄存器
,流密码器也可以生成实变量和复杂变量上的数学序列。我们还可以通过定义序列w(k)将流密码的二进制输出序列z(k)=(-1)^{w(k)}
转换
为真正的间隔D2。
浏览 0
修改于2022-08-11
得票数 1
1
回答
初始化
移位寄存器
我为
移位寄存器
创建了一个模块,
并
试图通过变量值将其初始化为。
浏览 3
修改于2013-11-14
得票数 0
回答已采纳
2
回答
优化fpga实现的管道吞吐量的最佳实践是什么?
通过重定时,一些模块通过在输入端放置
移位寄存器
(前向寄存器平衡)来获得更好的结果,而其他模块在输出上使用
移位寄存器
(反向寄存器平衡)时效果更好。将这个逻辑级别的数目取下来,
并
对insert.insert触发器的触发器数量进行有教养的猜测,启用注册平衡,为最佳的提供希望。 就目前情况而言,这种方法是命中注定的。有时效果很好,有时是垃圾。
浏览 9
提问于2011-04-28
得票数 3
第 2 页
第 3 页
第 4 页
第 5 页
第 6 页
第 7 页
第 8 页
第 9 页
第 10 页
第 11 页
点击加载更多
领券