首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏全栈程序员必看

    什么是ARM?_arm开发

    ARM处理器的内核是统一的 ,由ARM公司提供,而片内部件则是多样的 ,由各大半导体公司设计,这使得ARM设计嵌入式系统的时候,可以基于同样的核心,使用不同的片内外设 ,从而具有很大的优势。 二、ARM内核与架构 任何一款arm芯片主要由两大部分组成:arm内核 ,外设 。 ARM11系列包括了ARM11MPCore处理器、ARM1176处理器、ARM1156处理器、ARM1136处理器,它们是基于ARMv6架构。 首先,核心本身通常深度嵌入在设备内部,在设备范畴内通常不直接可见,而调试端口通常是唯一和核心本身相连的外露部分,有一些粘合逻辑,如时钟和复位集成电路。 由于 ARM 核心只有两个中断输入,最常见的外设就是某种中断控制器,在外设内部,各组件通过芯片上互联总线架构相互连接,对于极大多数基于ARM的设备而言,这就是标准的 AMBA 互联。

    3.4K10编辑于 2022-11-04
  • 来自专栏FPGA/ARM/DSP技术专栏

    基于AM335X开发 ARM Cortex-A8——NAND FLASH版本核心使用说明

    前 言:NAND FLASH版本和eMMC版本核心使用方法基本一致。 U-Boot编译、基础设备树文件编译、固化Linux系统NAND FLASH分区说明和NAND FLASH启动系统、固化Linux系统、AND FLASH读写测试等,NAND FLASH版本与eMMC版本核心在使用方面的不同之处 创龙科技TL335x-EVM-S是一款基于TI Sitara系列AM3352/AM3354/AM3359 ARM Cortex-A8高性能低功耗处理器设计的评估。 Host# make ARCH=arm CROSS_COMPILE=arm-linux-gnueabihf- am335x_evm_s_nandboot_defconfig图 1我司提供经过验证的U-Boot 图 2Host# sudo cp MLO-nand MLOHost# sudo cp u-boot.img-nand u-boot.img图 3基础设备树文件编译基础设备树源文件为内核源码“arch/arm

    2.4K20编辑于 2022-06-24
  • 来自专栏全栈程序员必看

    ARM方案公司,三星S5PV210核心,「建议收藏」

    深圳葡萄雨技术有限公司是一家专业高端嵌入式ARM解决方案供应商,核心业务:高通、MTK、三星等解决方案定制开发,作为技术方案提供商,自成立起一直专注于嵌入式领域里相关产品的软硬件开发、生产以及相应的增值服务

    28520编辑于 2022-11-04
  • 来自专栏全栈程序员必看

    arm程序如何调试_arm开发用什么语言

    条件好点的学校开单片机课的时候都有实验,用实验箱和仿真器做实验,那种仿真器就是一种最早的CPU/MCU仿真器,仿真器通过仿真头连接电路,完全模拟CPU/MCU的功能;仿真器通过串口或者其他什么口连接计算机 首先说代码裸奔怎么做 你需要的东西有: ● 带并口的电脑一台 ● 并口延长线一根 ● Wiggler一个 ● 随便什么ARM7或ARM9的开发一个 如果没有并口延长线 ARM开发也可以在淘宝上淘淘,看你的经济能力了。 我给出我的AT91RM9200DK开发的配置文件at91rm9200.cfg,每一条配置信息的作用我就不解释了,请仔细阅读OpenOCD的文档。 /home/lxz/at91rm9200;你已经正确连接了Wiggler,开发已经上电。

    1.8K20编辑于 2022-11-04
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara AM57x 多核SoC核心(DSP + ARM)-性能及参数资料

    创龙科技SOM-TL570x是一款基于TI Sitara系列AM5708 ARM Cortex-A15 + 浮点DSP C66x处理器设计的异构多核SoC工业级核心核心经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。 典型应用领域 运动控制 工业PC 机器视觉 智能电力 视频监测 软硬件参数 硬件框图 图 5 核心硬件框图 硬件参数 表 1 CPU CPU:TI Sitara AM5708 1x ARM Cortex-A15 状态1:系统启动,评估不接入外接模块,不执行额外应用程序; 状态2:系统启动,评估不接入外接模块,ARM端运行DDR压力读写测试程序,ARM Cortex-A15核心的资源使用率约为100%,DSP 增值服务 主板定制设计 核心定制设计 嵌入式软件开发 项目合作开发 技术培训

    1K30编辑于 2022-05-11
  • 来自专栏工业级核心板

    DSP+ARM+FPGA,星嵌工业级核心,降低开发成本和时间

    星嵌SOM-XQ138F是小体积,定点/浮点DSP C674x+ ARM9+Xilinx Spartan-6 FPGA工业级三核核心,72mm*44mm,功耗小、成本低、性价比高。 采用沉金无铅工艺的八层设计,专业的PCB Layout设计,注重EMC,抗干扰能力强。 CPU:TI OMAPL138(TMS320C6748+ARM926EJ-S),频率最高达456MFPGA:Xilinx Spartan-6系列XC6SL16,可升级至XC6SL45图片图片图片

    36310编辑于 2023-08-01
  • 来自专栏技术分享

    以RK3568为例,ARM核心如何实现NTP精准时间同步?

    技术实现接下来为大家演示下使用方法,这里使用RK3568评估与一台电脑主机做方案验证。 图1   HD-RK3568-CORE核心2.1 电脑主机配置1.Windows 运行打开“regedit”编辑注册表;2.找到"HKEY_LOCAL_MACHINE\SYSTEM\CurrentControlSet firewall add rule name="NTP Server" dir=in action=allow protocol=UDP localport=1237.设置网口ip为192.168.1.10与开发保持同网段

    68900编辑于 2024-11-07
  • 嵌入式ARM核心进行24小时老化测试的重要意义

    在飞凌嵌入式的生产及测试流程中,有一个雷打不动的环节——每一块核心产品都必须完成24小时持续老化测试,才能获准出厂。 1、为什么要"折磨"核心?老化测试,顾名思义,就是让产品在模拟实际工作环境下持续运行,加速暴露潜在缺陷的过程。 这就像是为核心安排的一场"全身体检",目的是在出厂前及时发现那些可能存在的隐藏较深的质量问题。早期失效筛选是老化测试的首要任务。 在测试期间,每一块核心需要持续运行测试程序:满负荷运行考验处理能力,让潜在问题无所遁形。3、规模化挑战:不仅仅是时间投入对于企业而言,对全部交付的核心产品实施老化测试意味着要面对诸多挑战。 每一块经过老化测试的核心,承载的不仅是技术参数,更是飞凌嵌入式对卓越品质的坚持。这份坚持,源于我们对行业的敬畏,对客户的承诺,以及对自身责任的深刻理解和严格要求。

    21310编辑于 2025-10-24
  • 来自专栏FPGA/ARM/DSP技术专栏

    瑞芯微RK3506(3核ARM+Cortex-A7 + ARM Cortex-M0)工业核心规格书

    核心简介创龙科技SOM-TL3506是一款基于瑞芯微RK3506J/RK3506B处理器设计的3核ARM Cortex-A7 + ARM Cortex-M0全国产工业核心,主频高达1.5GHz。 核心CPU、ROM、RAM、电源、晶振等所有元器件均采用国产工业级方案,国产化率100%。 机械尺寸表 5PCB尺寸35mm*45mmPCB层数6层PCB厚1.6mm顶层最高元器件高度1.3mm核心高度2.9mm重量7.2g备注:顶层最高元器件高度:指核心最高元器件水平面与PCB正面水平面的高度差 核心最高元器件为CPU(U7)。核心高度 = PCB厚 + 顶层最高元器件高度。 型号参数解释核心套件清单表 7名称数量备注SOM-TL3506核心1个/技术服务协助底板设计和测试,减少硬件设计失误;协助解决按照用户手册操作出现的异常问题;协助产品故障判定;协助正确编译与运行所提供的源代码

    1.3K10编辑于 2025-04-09
  • 来自专栏我命由我不由天

    Python的交叉编译移植至arm

    虽然网上有那么多python的交叉编译移植教程,但是方法差异蛮大,需要根据实际开发的型号做调整,以下是适用于海思的板子移植过程。 step 1. python版本从网上下就可以; step 2. 配置 和编译CC=arm-hisiv300-linux-gcc CXX=arm-hisiv300-linux-g++ . /configure --host=arm-linux --prefix=/home/jhb/nfs/Python-2.7.3/python_install step 5. 此时在开发上./python可以运行。 step 9. $PYTHONHOME:$PYTHONPATH 移植python的目的是为了使用一个叫speedtest的网速测试工具,它使用python 脚本语言编写,linux上测试网速的工具很多,但是适用于开发的却少的可怜

    3.3K20发布于 2019-08-02
  • 来自专栏Linux驱动

    arm驱动总结(makefile+lds链接脚本+裸调试)

    在裸2440中,当我们使用nand启动时,2440会自动将前4k字节复制到内部sram中,如下图所示: 然而此时的SDRAM、nandflash的控制时序等都还没初始化,所以我们就只能使用前0~4095 而裸驱动的步骤如下所示: 1.写makefile 2.写lds链接脚本 (供makefile调用) 3.写真正要执行的文件代码,比如初始化nand,sdram,串口等 为什么要写lds链接脚本? 首先lds链接脚本的作用就是将多个*.o文件的各个段链接在一起,告诉链接器这些各个段存放的地址先后顺序,它的好处就是,确保裸2440的前4k地址里存放的是初始化SDRAM,nandflash的内容 1 -D -m arm nand_elf > nand.dis //将nand.bin文件反汇编出nand.dis文件 //-D :反汇编nand.bin里面所有的段, -m arm:指定反汇编文件的架构体系 ,这里arm架构 %.o:%.c //冒号前面的是目标文件,冒号后面的是依赖文件,%.o表示所有.o文件, arm-linux-gcc -Wall -c -O2 -o $

    1.7K90发布于 2018-01-08
  • 来自专栏嵌入式单片机

    STM32核心焊接

    由于STM32核心是直流供电,因此测量电压时,要将旋钮旋到直流电压档。    由于STM32核心上只有直流供电,因此测量电流时,要将旋钮旋到直流电流档。而且,STM32核心上的电流均为mA级。    STM32核心物料   STM32核心焊接步骤   焊接第一步   焊接的元件编号:U1   焊接说明:拿到空的STM32核心后,首先要使用万用表测试5V、3.3V和GND三个网络有没有相互之间短接 STM32核心的电源指示灯(编号为PWR)应为红色点亮状态。    STM32核心的电源指示灯(编号为PWR)应为红色点亮状态,电路上的蓝灯和绿灯应交替闪烁,串口能正常向计算机发送数据,OLED能够正常显示日期和时间。   

    1.5K30发布于 2020-01-14
  • 来自专栏FPGA/ARM/DSP技术专栏

    全志A40i+Logos FPGA核心(4核ARM Cortex-A7)硬件说明

    硬件资源SOM-TLA40iF核心板载ARM、FPGA、ROM、RAM、晶振、电源、LED等硬件资源,并通过B2B连接方式引出IO。 晶振核心采用2个工业级晶振Y1和Y2。Y1晶振时钟频率为32.768KHz,精度为±20ppm,Y2晶振时钟频率为24MHz,精度为±10ppm,为ARM端提供系统时钟源。核心采用工业级晶振Y3。 电源ARM端采用工业级PMIC电源管理芯片,满足系统的供电要求和CPU上电、掉电时序要求,核心采用5V直流电源供电。 外设资源核心引出的ARM端主要外设资源及性能参数如下表所示。 状态2:系统启动,评估不接入其他外接模块,ARM端运行DDR压力读写测试程序,4个ARM Cortex-A7核心使用率约为100%,FPGA端运行IFD测试程序。

    3K10编辑于 2023-01-31
  • 来自专栏程序员

    Linux开发环境搭建——ARM开发连接Ubuntu

    https://blog.csdn.net/zy010101/article/details/90727030 本文将介绍使用Ubuntu物理机和ARM 开发连接,而不是虚拟机。 通过minicom,我们就能连接到开发了。安装minicom命令如下。 sudo apt-get install minicom 安装完minicom以后,需要将开发和电脑进行物理连接。 然后打开开发电源,如果minicom配置没有问题的话,此时应该出现开发开机加载过程。加载完成以后,按下ENTER。就会看到类似下面的界面。 ? 我这块开发是飞凌嵌入式开发,搭载的是Samsung的S3C6410 SOC。

    3K30发布于 2019-07-02
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara系列AM64x核心(双核ARM Cortex-A53)软硬件规格资料

    本文案例板卡为:AM64x,它是一款基于TI Sitara系列AM64x双核ARM Cortex-A53 + 单/四核Cortex-R5F + 单核Cortex-M4F设计的多核工业级核心,通过工业级 外设资源核心引出的主要外设资源及性能参数如下表所示。 空闲状态:系统启动,评估不接入其他外接模块,不执行程序。满负荷状态:系统启动,评估不接入其他外接模块,运行DDR压力读写测试程序,2个ARM Cortex-A53核心的资源使用率约为100%。 核心最高元器件为CPU(U1)。图11底板设计注意事项最小系统设计基于SOM-TL64x核心进行底板设计时,请务必满足最小系统设计要求,具体如下。 图 17系统复位信号<POR_IN>/PU/3V3<POR_IN>/PU/3V3为核心的上电复位输入引脚,核心已上拉10K电阻,默认情况请悬空处理。

    2.1K21编辑于 2022-10-31
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara系列AM64x核心双核ARM Cortex-A53

    核心简介 创龙科技SOM-TL64x是一款基于TI Sitara系列AM64x双核ARM Cortex-A53 + 单/四核Cortex-R5F + 单核Cortex-M4F设计的多核工业级核心,通过工业级 核心经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。 用户使用核心进行二次开发时,仅需专注上层运用,降低了开发难度和时间成本,可快速进行产品方案评估与技术预研。 图 1 核心板正面图 图 2 核心背面图 图 3 核心斜视图 图 4 核心侧视图 典型应用领域 工业网关 工业机器人 运动控制器 伺服驱动器 配变电终端 软硬件参数 硬件框图 图 5核心硬件框图 其他服务 主板定制设计 核心定制设计 嵌入式软件开发 项目合作开发 技术培训

    1.7K00编辑于 2022-09-12
  • 来自专栏FPGA/ARM/DSP技术专栏

    全志科技T507-H工业核心( 4核ARM Cortex-A5)规格书

    1 核心简介创龙科技 SOM-TLT507 是一款基于全志科技 T507-H 处理器设计的 4 核 ARM Cortex-A 53 全国产工业核心,主频高达 1.416GHz 。 核心 CPU 、ROM 、RAM、电源、晶振等所有元器件均采用国产工业级方案,国产化率 100%。 核心经过专业的 PCB Layout 和高低温测试验证,稳定可靠, 可满足各种工业应用环境。 图 1 核心板正面图图 2 核心背面图图 3 核心斜视图图 4 核心侧视图2 典型应用领域工业控制工业网关能源电力轨道交通仪器仪表3 软硬件参数硬件框图图 5 核心硬件框图图 6 T507-H 9 增值服务主板定制设计核心定制设计嵌入式软件开发项目合作开发

    2.1K61编辑于 2023-05-04
  • 来自专栏用户8594645的专栏

    全志T3+Logos FPGA核心(4核ARM Cortex-A7)规格书

    核心简介创龙科技SOM-TLT3F是一款基于全志科技T3四核ARM Cortex-A7处理器 + 紫光同创Logos PGL25G/PGL50G FPGA设计的异构多核全国产工业核心ARM Cortex-A7 核心经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。用户使用核心进行二次开发时,仅需专注上层运用,降低了开发难度和时间成本,可快速进行产品方案评估与技术预研。 图 1 核心板正面图图 2 核心背面图图 3 核心斜视图图 4 核心侧视图典型应用领域能源电力工业控制工业网关仪器仪表轨道交通安防监控软硬件参数硬件框图图 5 核心硬件框图图 6 T3处理器功能框图图 状态1:评估不接入外接模块,系统启动后ARM端不运行程序,FPGA端运行LED测试程序。 机械尺寸表 6PCB尺寸44mm*65mmPCB层数10层PCB厚2.0mm安装孔数量4个图 8 核心板机械尺寸图产品型号表 7型号ARM/FPGA主频eMMCDDR3SPI FLASH温度级别SOM-TLT3F

    1.5K00编辑于 2023-01-01
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara AM57x DSP+ARM + Xilinx Artix-7 FPGA核心 规格书资料

    创龙科技SOM-TL5728F是一款基于TI Sitara系列AM5728(双核ARM Cortex-A15 +浮点双核DSP C66x) + Xilinx Artix-7 FPGA处理器设计的高端异构多核工业级核心 核心经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。 核心,共4个ARM Cortex-M4核心 2x PRU-ICSS,每个PRU-ICSS子系统含2个PRU(Programmable Real-time Unit)核心,共4个PRU核心 1x IVA-HD 状态2:评估不接入外接模块,系统启动后,ARM端运行DDR压力读写测试程序,2个ARM Cortex-A15核心的资源使用率约为100%,DSP端加载运行FFT算法程序,2个DSP C66x核心的资源使用率约为 增值服务 主板定制设计 核心定制设计 嵌入式软件开发 项目合作开发 技术培训

    1.2K20编辑于 2022-05-11
  • 来自专栏核心板

    核心如何选择合适的封装?

    ▍引言核心如何选择合适的封装? 核心是一种集成了CPU、内存、存储、网络等功能的微型计算机模块,可以作为嵌入式系统的核心部件,或者作为开发的扩展模块。 核心的封装方式决定了它与底板或者开发的连接方式,影响着核心的稳定性、可靠性、易用性和成本等方面。因此,选择合适的封装方式是核心设计和使用的重要环节。 这样,就可以实现核心的重复使用,或者在不同的底板之间切换核心。B2B封装的优点有以下几个方面:┃可拆卸B2B封装可以随时拆卸和安装核心,不会损坏核心或者底板,也不会影响其他元件的工作。 这样,就可以方便地更换或者升级核心,或者在多个底板之间共享一个核心。┃可重复使用B2B封装可以使核心在不同的项目中重复使用,提高了核心的利用率和性价比。 ┃适用性受限核心邮票孔封装可能不适用于所有类型的核心和集成电路,特别是在一些特殊应用场景下,如高频、高温、高功率等。

    57530编辑于 2023-08-10
领券