首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏FPGA/ARM/DSP技术专栏

    基于AM335X开发 ARM Cortex-A8——NAND FLASH版本核心使用说明

    前 言:NAND FLASH版本和eMMC版本核心使用方法基本一致。 U-Boot编译、基础设备树文件编译、固化Linux系统NAND FLASH分区说明和NAND FLASH启动系统、固化Linux系统、AND FLASH读写测试等,NAND FLASH版本与eMMC版本核心在使用方面的不同之处 创龙科技TL335x-EVM-S是一款基于TI Sitara系列AM3352/AM3354/AM3359 ARM Cortex-A8高性能低功耗处理器设计的评估。 Host# make ARCH=arm CROSS_COMPILE=arm-linux-gnueabihf- am335x_evm_s_nandboot_defconfig图 1我司提供经过验证的U-Boot 图 8执行如下命令进行一键固化。Target# /opt/tools/mknandboot.sh图 9脚本会进行如下操作:擦除NAND FLASH。

    2.4K20编辑于 2022-06-24
  • 来自专栏全栈程序员必看

    什么是ARM?_arm开发

    ARM处理器的内核是统一的 ,由ARM公司提供,而片内部件则是多样的 ,由各大半导体公司设计,这使得ARM设计嵌入式系统的时候,可以基于同样的核心,使用不同的片内外设 ,从而具有很大的优势。 从1985年ARMv1架构诞生起,到2011年,ARM架构已经发展到了第八代ARMv8。 首先,核心本身通常深度嵌入在设备内部,在设备范畴内通常不直接可见,而调试端口通常是唯一和核心本身相连的外露部分,有一些粘合逻辑,如时钟和复位集成电路。 由于 ARM 核心只有两个中断输入,最常见的外设就是某种中断控制器,在外设内部,各组件通过芯片上互联总线架构相互连接,对于极大多数基于ARM的设备而言,这就是标准的 AMBA 互联。 ARM指令集 ,就是ARM架构,比如ARMv8,每个处理器都需要依赖一定的ARM架构来设计; **SOC:**各大厂商买来ARM的授权,得到ARM处理器的源代码,而后自己搞一些外围设备的IP(或者买或者自己设计

    3.5K10编辑于 2022-11-04
  • 来自专栏全栈程序员必看

    ARM方案公司,三星S5PV210核心,「建议收藏」

    深圳葡萄雨技术有限公司是一家专业高端嵌入式ARM解决方案供应商,核心业务:高通、MTK、三星等解决方案定制开发,作为技术方案提供商,自成立起一直专注于嵌入式领域里相关产品的软硬件开发、生产以及相应的增值服务

    28720编辑于 2022-11-04
  • 来自专栏全栈程序员必看

    arm程序如何调试_arm开发用什么语言

    blog.sina.com.cn/s/blog_70bb32080100lx1u.html 又是一个多月没有动这个Blog嘿嘿,我发现一个有趣的现象,我的Blog在每年的1月底到2月中旬,7月、8月是淡季 首先说代码裸奔怎么做 你需要的东西有: ● 带并口的电脑一台 ● 并口延长线一根 ● Wiggler一个 ● 随便什么ARM7或ARM9的开发一个 如果没有并口延长线 ARM开发也可以在淘宝上淘淘,看你的经济能力了。 我给出我的AT91RM9200DK开发的配置文件at91rm9200.cfg,每一条配置信息的作用我就不解释了,请仔细阅读OpenOCD的文档。 /home/lxz/at91rm9200;你已经正确连接了Wiggler,开发已经上电。

    1.8K20编辑于 2022-11-04
  • 来自专栏工业级核心板

    DSP+ARM+FPGA,星嵌工业级核心,降低开发成本和时间

    星嵌SOM-XQ138F是小体积,定点/浮点DSP C674x+ ARM9+Xilinx Spartan-6 FPGA工业级三核核心,72mm*44mm,功耗小、成本低、性价比高。 采用沉金无铅工艺的八层设计,专业的PCB Layout设计,注重EMC,抗干扰能力强。 CPU:TI OMAPL138(TMS320C6748+ARM926EJ-S),频率最高达456MFPGA:Xilinx Spartan-6系列XC6SL16,可升级至XC6SL45图片图片图片

    36910编辑于 2023-08-01
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara AM57x 多核SoC核心(DSP + ARM)-性能及参数资料

    创龙科技SOM-TL570x是一款基于TI Sitara系列AM5708 ARM Cortex-A15 + 浮点DSP C66x处理器设计的异构多核SoC工业级核心核心经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。 典型应用领域 运动控制 工业PC 机器视觉 智能电力 视频监测 软硬件参数 硬件框图 图 5 核心硬件框图 硬件参数 表 1 CPU CPU:TI Sitara AM5708 1x ARM Cortex-A15 状态1:系统启动,评估不接入外接模块,不执行额外应用程序; 状态2:系统启动,评估不接入外接模块,ARM端运行DDR压力读写测试程序,ARM Cortex-A15核心的资源使用率约为100%,DSP 增值服务 主板定制设计 核心定制设计 嵌入式软件开发 项目合作开发 技术培训

    1K30编辑于 2022-05-11
  • 来自专栏技术分享

    以RK3568为例,ARM核心如何实现NTP精准时间同步?

    技术实现接下来为大家演示下使用方法,这里使用RK3568评估与一台电脑主机做方案验证。 图1   HD-RK3568-CORE核心2.1 电脑主机配置1.Windows 运行打开“regedit”编辑注册表;2.找到"HKEY_LOCAL_MACHINE\SYSTEM\CurrentControlSet firewall add rule name="NTP Server" dir=in action=allow protocol=UDP localport=1237.设置网口ip为192.168.1.10与开发保持同网段

    72100编辑于 2024-11-07
  • 嵌入式ARM核心进行24小时老化测试的重要意义

    在飞凌嵌入式的生产及测试流程中,有一个雷打不动的环节——每一块核心产品都必须完成24小时持续老化测试,才能获准出厂。 1、为什么要"折磨"核心?老化测试,顾名思义,就是让产品在模拟实际工作环境下持续运行,加速暴露潜在缺陷的过程。 这就像是为核心安排的一场"全身体检",目的是在出厂前及时发现那些可能存在的隐藏较深的质量问题。早期失效筛选是老化测试的首要任务。 在测试期间,每一块核心需要持续运行测试程序:满负荷运行考验处理能力,让潜在问题无所遁形。3、规模化挑战:不仅仅是时间投入对于企业而言,对全部交付的核心产品实施老化测试意味着要面对诸多挑战。 每一块经过老化测试的核心,承载的不仅是技术参数,更是飞凌嵌入式对卓越品质的坚持。这份坚持,源于我们对行业的敬畏,对客户的承诺,以及对自身责任的深刻理解和严格要求。

    22210编辑于 2025-10-24
  • 来自专栏FPGA/ARM/DSP技术专栏

    NXP IMX8M Plus工业核心规格书

    核心简介创龙科技SOM-TLIMX8MP是一款基于NXP i.MX 8M Plus的四核ARM Cortex-A53 + 单核ARM Cortex-M7异构多核处理器设计的高端工业核心ARM Cortex-A53 图 1 核心板正面图图 2 核心背面图图 3 核心斜视图图 4 核心侧视图典型应用领域机器视觉机器学习AI智能安防医疗影像仪器仪表工业自动化软硬件参数硬件框图图 5核心硬件框图图 6 NXP i.MX 8M Plus处理器功能框图硬件参数表 1CPUNXP i.MX 8M Plus,14nm FinFET工艺4x ARM Cortex-A53(64-bit),主频1.6GHz,支持浮点运算功能ARM 空闲状态:系统启动,评估不接入其他外接模块,不执行程序。满负荷状态:系统启动,评估不接入其他外接模块,运行DDR压力读写测试程序,4个ARM Cortex-A53核心的资源使用率约为100%。 机械尺寸表 5PCB尺寸39mm*63mmPCB层数10层PCB厚2.0mm安装孔数量4个图 7 核心板机械尺寸图产品订购型号表 6型号CPU主频eMMCDDR4温度级别SOM-TLIMX8MP-128GE16GD-I-A2.0MIMX8ML8CVNKZAB1.6GHz16GByte2GByte

    70800编辑于 2023-06-04
  • 来自专栏FPGA/ARM/DSP技术专栏

    瑞芯微RK3506(3核ARM+Cortex-A7 + ARM Cortex-M0)工业核心规格书

    核心简介创龙科技SOM-TL3506是一款基于瑞芯微RK3506J/RK3506B处理器设计的3核ARM Cortex-A7 + ARM Cortex-M0全国产工业核心,主频高达1.5GHz。 核心CPU、ROM、RAM、电源、晶振等所有元器件均采用国产工业级方案,国产化率100%。 机械尺寸表 5PCB尺寸35mm*45mmPCB层数6层PCB厚1.6mm顶层最高元器件高度1.3mm核心高度2.9mm重量7.2g备注:顶层最高元器件高度:指核心最高元器件水平面与PCB正面水平面的高度差 核心最高元器件为CPU(U7)。核心高度 = PCB厚 + 顶层最高元器件高度。 型号参数解释核心套件清单表 7名称数量备注SOM-TL3506核心1个/技术服务协助底板设计和测试,减少硬件设计失误;协助解决按照用户手册操作出现的异常问题;协助产品故障判定;协助正确编译与运行所提供的源代码

    1.5K10编辑于 2025-04-09
  • 来自专栏我命由我不由天

    Python的交叉编译移植至arm

    虽然网上有那么多python的交叉编译移植教程,但是方法差异蛮大,需要根据实际开发的型号做调整,以下是适用于海思的板子移植过程。 step 1. python版本从网上下就可以; step 2. 配置 和编译CC=arm-hisiv300-linux-gcc CXX=arm-hisiv300-linux-g++ . /configure --host=arm-linux --prefix=/home/jhb/nfs/Python-2.7.3/python_install step 5. pyconfig.h: 找到#undef PY_FORMAT_LONG_LONG 处加:#define PY_FORMAT_LONG_LONG "ll" make test make install step 8. 此时在开发上./python可以运行。 step 9.

    3.3K20发布于 2019-08-02
  • 来自专栏FPGA/ARM/DSP技术专栏

    NXP i.MX 8M Mini工业核心B2B版本,4核ARM Cortex-A53@1.6GHz设计

    1 高性能工业级核心创龙科技SOM-TLIMX8-B是一款基于NXP i.MX 8M Mini的四核ARM Cortex-A53 + 单核ARM Cortex-M4异构多核处理器设计的高端工业级核心 图1 SOM-TLIMX8-B核心板正面图图2 SOM-TLIMX8-B核心背面图图3 SOM-TLIMX8-B核心资源图2 满足各种工业应用环境图43 B2B连接器、邮票孔版本均有为满足更多客户的选型需求 ,创龙科技推出i.MX 8M Mini核心有工业级B2B连接器和邮票孔两种版本,硬件参数如下。 表 1两款核心图片,参考如下图54 评估接口资源丰富i.MX 8M Mini评估引出丰富的外设接口,方便客户更快评估核心性能。 图6 评估硬件资源图解1图7 评估硬件资源图解25 开发案例齐全图8

    66300编辑于 2022-07-31
  • 来自专栏Linux驱动

    arm驱动总结(makefile+lds链接脚本+裸调试)

    在裸2440中,当我们使用nand启动时,2440会自动将前4k字节复制到内部sram中,如下图所示: 然而此时的SDRAM、nandflash的控制时序等都还没初始化,所以我们就只能使用前0~4095 ,这里arm架构 %.o:%.c //冒号前面的是目标文件,冒号后面的是依赖文件,%.o表示所有.o文件, arm-linux-gcc -Wall -c -O2 -o $ 0x00000700, //BANKCON4 p[6] =0x00000700, //BANKCON5 p[7] =0x00018005, //BANKCON6 p[8] 0xa0; // GPH2,GPH3用作TXD0,RXD0 GPHUP = 0x0c; // GPH2,GPH3内部上拉 ULCON0 = 0x03; // 8N1 (8个数据位,无较验,1个停止位) UCON0 = 0x05; // 查询方式,UART时钟源为PCLK UFCON0 = 0x00; // 不使用FIFO

    1.7K90发布于 2018-01-08
  • 来自专栏嵌入式单片机

    STM32核心焊接

    由于STM32核心上只有直流供电,因此测量电流时,要将旋钮旋到直流电流档。而且,STM32核心上的电流均为mA级。    STM32核心物料   STM32核心焊接步骤   焊接第一步   焊接的元件编号:U1   焊接说明:拿到空的STM32核心后,首先要使用万用表测试5V、3.3V和GND三个网络有没有相互之间短接 焊接第二步   焊接的元件编号:U2,C16,D1,C17,C18,L2,C19,PWR,R9,R7,R8,J4   焊接说明:按照编号将对应的元器件依次焊接到电路上。 STM32核心的电源指示灯(编号为PWR)应为红色点亮状态。    焊接第五步   焊接的元件编号:C8,C9,C10,R10,R11,R12,KEY1,KEY2,KEY3,R1,R2,R3,R4,R5,J8,J6,J1,J2,J3   焊接说明:按照编号将对应的元器件依次焊接到电路

    1.5K30发布于 2020-01-14
  • 来自专栏FPGA/ARM/DSP技术专栏

    全志A40i+Logos FPGA核心(4核ARM Cortex-A7)硬件说明

    硬件资源SOM-TLA40iF核心板载ARM、FPGA、ROM、RAM、晶振、电源、LED等硬件资源,并通过B2B连接方式引出IO。 晶振核心采用2个工业级晶振Y1和Y2。Y1晶振时钟频率为32.768KHz,精度为±20ppm,Y2晶振时钟频率为24MHz,精度为±10ppm,为ARM端提供系统时钟源。核心采用工业级晶振Y3。 电源ARM端采用工业级PMIC电源管理芯片,满足系统的供电要求和CPU上电、掉电时序要求,核心采用5V直流电源供电。 外设资源核心引出的ARM端主要外设资源及性能参数如下表所示。 状态2:系统启动,评估不接入其他外接模块,ARM端运行DDR压力读写测试程序,4个ARM Cortex-A7核心使用率约为100%,FPGA端运行IFD测试程序。

    3K10编辑于 2023-01-31
  • 来自专栏程序员

    Linux开发环境搭建——ARM开发连接Ubuntu

    https://blog.csdn.net/zy010101/article/details/90727030 本文将介绍使用Ubuntu物理机和ARM 开发连接,而不是虚拟机。 ttyUSB0就是开发。注意波特率是115200,以及是8N1。然后软硬件控制都关掉。 ? 然后在终端里输入sudo minicom ,打开minicom。 然后打开开发电源,如果minicom配置没有问题的话,此时应该出现开发开机加载过程。加载完成以后,按下ENTER。就会看到类似下面的界面。 ? 我这块开发是飞凌嵌入式开发,搭载的是Samsung的S3C6410 SOC。

    3K30发布于 2019-07-02
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara系列AM64x核心(双核ARM Cortex-A53)软硬件规格资料

    本文案例板卡为:AM64x,它是一款基于TI Sitara系列AM64x双核ARM Cortex-A53 + 单/四核Cortex-R5F + 单核Cortex-M4F设计的多核工业级核心,通过工业级 MMC0总线连接eMMC,采用8bit数据线,eMMC型号兼容康盈(KOWIN)公司的KAS0311D(8GByte)和江波龙(Longsys)公司的FEMDRW008G(8GByte)。 空闲状态:系统启动,评估不接入其他外接模块,不执行程序。满负荷状态:系统启动,评估不接入其他外接模块,运行DDR压力读写测试程序,2个ARM Cortex-A53核心的资源使用率约为100%。 图 8不开启风扇图 9开启风扇请参考如上测试结果,并根据实际情况合理选择散热方式。机械尺寸核心主要硬件相关参数如下所示,仅供参考。 核心最高元器件为CPU(U1)。图11底板设计注意事项最小系统设计基于SOM-TL64x核心进行底板设计时,请务必满足最小系统设计要求,具体如下。

    2.2K21编辑于 2022-10-31
  • 来自专栏FPGA/ARM/DSP技术专栏

    基于AM335X开发ARM Cortex-A8)——Linux系统使用手册 (上)

    此外,本篇文章测试板卡采用创龙科技TL335x-EVM-S开发,它是一款基于TI Sitara系列AM3352/AM3354/AM3359 ARM Cortex-A8高性能低功耗处理器设计的开发,其接口资源丰富 Host# make ARCH=arm CROSS_COMPILE=arm-linux-gnueabihf- menuconfig图 7图 8可通过键盘的方向键选中对应菜单栏。 bootfile=zImage/*内核镜像大小*/bootm_size=0x10000000/*Linux系统启动卡的启动分区*/bootpart=0:2/*调试串口为UART3,波特率为115200n8* /console=ttyO3,115200n8/*cpu类型为armv7*/cpu=armv7/*扫描SD卡是否已插入,若SD卡中有U-Boot启动脚本,则使用脚本中的U-Boot环境变量启动,否则采用默认的 图 26编译设备树文件表 4设备树(Device Tree)一种用来描述硬件资源的数据结构,可描述处理器核心、时钟、中断控制器、IO控制器、SPI控制器、I2C控制器、存储设备等驱动单位。

    2.6K20编辑于 2022-06-24
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI Sitara系列AM64x核心双核ARM Cortex-A53

    核心简介 创龙科技SOM-TL64x是一款基于TI Sitara系列AM64x双核ARM Cortex-A53 + 单/四核Cortex-R5F + 单核Cortex-M4F设计的多核工业级核心,通过工业级 核心经过专业的PCB Layout和高低温测试验证,稳定可靠,可满足各种工业应用环境。 图 1 核心板正面图 图 2 核心背面图 图 3 核心斜视图 图 4 核心侧视图 典型应用领域 工业网关 工业机器人 运动控制器 伺服驱动器 配变电终端 软硬件参数 硬件框图 图 5核心硬件框图 ,采样率4MSPS(仅限AM6442) 7x SPI 2x MMCSD,支持4bit SD/SDIO(核心板载eMMC已使用MMCSD0) 8x FSI(Fast Serial Interface 其他服务 主板定制设计 核心定制设计 嵌入式软件开发 项目合作开发 技术培训

    1.7K00编辑于 2022-09-12
  • 来自专栏FPGA/ARM/DSP技术专栏

    基于AM335X开发ARM Cortex-A8)——Linux系统使用手册 (中)

    此外,本篇文章测试板卡采用创龙科技TL335x-EVM-S开发,它是一款基于TI Sitara系列AM3352/AM3354/AM3359 ARM Cortex-A8高性能低功耗处理器设计的开发,其接口资源丰富 Host# ls /media/tronlong/rootfs/lib/modules/4.9.65-rt23/extra/图 42系统信息查询评估系统启动后,会自动登录root用户,可参照如下方法查询系统相关信息 评估上电进入文件系统,执行如下命令新建一个helloworld.sh脚本,并赋予脚本可执行权限。 嵌入式Linux的TFTP包括服务器和客户端,常用来完成评估(客户端)和PC机(服务器)之间的的文件传输功能,可避免频繁的U盘拷贝的过程。评估支持TFTP服务器和客户端程序(如下图所示)。 本章节主要演示评估作为客户端使用,同时在PC机Linux系统中搭建TFTP服务器,最终实现PC机与评估之间的TFTP文件传输方法。图 59由于内容篇幅过长,本篇文章分为上中下三章分享,欢迎查阅。

    1.6K20编辑于 2022-06-24
领券