腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(9999+)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
1
回答
如何获得超
高速
电路
状态?
有人知道什么时候
电路
是开着的还是开着的还是半开着的?
浏览 3
修改于2019-09-23
得票数 0
2
回答
使用实体框架改进更新40000条记录的优势
我有两张桌子
电路
和标签,-----------------------------现在,我必须循环遍历所有的标签,并更新每个标签,其中有匹配的路径和名称(
电路
路径和标签名称)。有没有办法提
高速
度。
浏览 0
修改于2018-03-22
得票数 -1
1
回答
在Python中可以在Wifi连接断开时设置中断吗?
我使用的是嵌入式
电路
板。问题是Wifi模块和我的Usb外设在同一条usb总线上。总线是
高速
的,当执行某些任务时,USB
高速
总线就会下降,wifi停止工作。
浏览 1
提问于2014-12-28
得票数 0
2
回答
L2缓存已经停止变快了吗?
然而,我清楚地记得在486代中有10 ICs的
高速
缓存集成
电路
。谷歌搜索似乎支持这一点( http://vogons.zetafleet.com/viewtopic.php?p=262795 )。
浏览 0
修改于2017-04-13
得票数 0
回答已采纳
1
回答
FreeRtos osDelay的长度正好是原来的三倍
额外信息: FreeRTOSConfig.h #define configCPU_CLOCK_HZ ( SystemCoreClock ) "SystemCoreClock“最初设置为64 but (
高速
集成
电路
浏览 36
修改于2021-11-04
得票数 0
1
回答
STM32F3高分辨率定时器
我正在开发一种超声波飞行时间(ToF)传感器,并一直在研究
高速
定时
电路
。许多版本都使用TDC7200,但ST提供了具有高分辨率定时器的,该定时器具有明显的217 has分辨率。
浏览 0
修改于2018-04-19
得票数 0
2
回答
选择合适的微控制器与C#开发的射频识别和软件接口
应该用C语言编程 什么是一个很好的控制器,我不是寻找超
高速
的微控制器,我只是需要它做它的工作,并报告( RFID ID)的软件?
浏览 9
修改于2020-06-20
得票数 2
1
回答
缓存交互步骤和读取周期
L1
高速
缓存
电路
检查所请求的标签是否在集合中 在读取时间(如果L1为x循环),L2为y循环,主内存为z循环。
浏览 3
提问于2017-04-04
得票数 1
1
回答
从二维位数组中提取位
对于Minimax-Algorithm I代码,我想尝试按位操作来提
高速
度。每个游戏状态都保存为UInt128,并描述了一个基于4x4瓦片的棋盘。---+-------+-------+-------++-------+-------+-------+-------+ 为了在
电路
板上实际执行操作
浏览 4
提问于2017-11-16
得票数 2
1
回答
混乱的
电路
是自适应的吗?
在离线阶段,Alice将错误的
电路
发送给Bob。在在线阶段,Alice将
电路
的仿射变换发送给Bob。然后,Bob利用混淆
电路
和仿射变换对
电路
进行再随机化,并在输入端(使用OT)对再随机
电路
进行评估。对手在看到混乱的
电路
后选择输入。混乱的
电路
是自适应的吗?
浏览 0
提问于2018-01-14
得票数 2
1
回答
创建一个全局可访问的子
电路
/信号(Logisim)
我正在Logisim上实现一个单周期处理器,它主要有5个子
电路
(所有复杂的设计都用于主
电路
中)。在主
电路
中,这5个子
电路
之间将有错综复杂的连接。在第三个子
电路
中,我使用的是RAM,这基本上意味着我访问的寄存器文件。该寄存器文件还在其他各个阶段被访问/编辑。我想知道是否有任何方法,当其中一个阶段更改RAM (寄存器文件)中的值时,它在所有子
电路
(以及主
电路
中)都会发生变化。我希望我的寄存器文件作为一个通用的RAM,以便它是一个单一的实体在整个
电路</em
浏览 2
修改于2013-11-16
得票数 0
回答已采纳
1
回答
使用卡诺图技术的
电路
将设计一种组合
电路
,其对4位输入中1位的出现次数进行计数。然而,输入1111对于
电路
来说是无效输入,并且在这种情况下输出将是00。这种
电路
的一个有效输入可以是具有输出11的1110;另一个有效输入可以是具有输出10的1010。 画出
电路
的真值表。使用卡诺图设计
电路
,并使用AND、OR和NOT门绘制
电路
。
浏览 3
修改于2017-05-18
得票数 1
1
回答
通过AT命令设备编写访问internet的驱动程序
USB接口,GSM集成
电路
使用"AT“命令进行配置以及控制它们的操作。这些命令可以控制电源,发送短信,通过LTE、GPRS或3G连接到互联网,甚至可以重置设备和接电话。它们通常有两个
高速
运行的COM端口。一个COM端口由used默认软件控制,另一个用于发送/接收数据。驱动软件需要“驱动”GSM集成
电路
或USB接口来发送/接收数据。这个项目是为了教育目的,因此,我不感兴趣安装二进制软件,并使我的dongle工作。
浏览 0
修改于2015-06-06
得票数 4
回答已采纳
1
回答
如何在python中打开/关闭
电路
?
我有一个包含mcp3008的
电路
和一个雨传感器模块,该模块读取模拟数据并将数字数据发送到树莓派。我想创建另一个
电路
,该
电路
具有一个可以打开和关闭雨传感器
电路
的按钮。雨量传感器
电路
连接到覆盆子pi上的5v引脚。有没有人可以教我如何打开和关闭雨量传感器
电路
? 这是我发现的关于如何打开/关闭另一个
电路
的网站:
浏览 2
修改于2016-11-14
得票数 1
2
回答
理解FPGA的并行性
FPGA将接收这些数据,并且由于它已经在集成
电路
中得到数据,所以它可以立即开始处理。但这叫做串行处理,而不是并行处理。但是,由于并行口不能支持
高速
,这项技术已经过时。今天的USB标准是串行的,以太网是串行的,所以.并行性在哪里?
浏览 9
提问于2016-02-10
得票数 2
回答已采纳
1
回答
如何比较算术
电路
中的两个场元?
给定两个场元作为算术
电路
的输入(只包括加法门和乘法门),我如何输出较大的一个?或者,如何放置门以区分哪个更大(使用算术
电路
)?请你描述一下图片中的方法好吗?在零知识证明中,需要证明的语句首先以标准形式描述,如布尔
电路
/算术
电路
/ R1CS。一般的证明方案可以处理任何类型的语句,从而使任何类型的函数都可以通过算术
电路
来传递。那么,如果布尔
电路
能够实现比较功能,我认为算术
电路
一定能够做到同样的事情。大多数在线材料看起来像是“您可以轻松地将任何语句编译成R
浏览 0
修改于2023-03-12
得票数 2
回答已采纳
1
回答
无法定位QVL ASUS Z97I-PLUS中的内存
我正在寻找任何最
高速
度的DDR3 2x8GB (2 DIMM插槽/双通道&双面(DS))内存仍然可以从此QVL用于ASUS Z97I-PLUS的某处获得。没有绿色
电路
板
浏览 0
修改于2017-06-29
得票数 0
回答已采纳
1
回答
电路
切换对于FDM和TDM,链路中的每个
电路
的数据速率是如何划分的?
频分复用将部分带宽分配给链路中的每个
电路
。根据Nquist方程,这将按比例划分各
电路
之间的数据速率。现在TDM时隙被分配给每个
电路
,但是对于每个时隙,一个
电路
得到整个链路的带宽。那么,是数据速率被分割,还是一个
电路
能够利用链路的整个数据速率? 📷
浏览 0
修改于2018-07-23
得票数 1
回答已采纳
1
回答
zkSnark
电路
在实际应用中,需要证明
电路
总是具有较大的尺寸,可能有近十亿个门,当将这种
电路
转换为QAP时,会产生一个很大的多项式,这是一个高成本的使用zkSNARK。因此,是否可以将
电路
分解成不同的子
电路
,以减小
电路
的规模和多项式的规模?
浏览 0
修改于2020-09-25
得票数 0
回答已采纳
1
回答
知识的零知识证明与回路之间的关系是什么?
我遇到的唯一问题是我不清楚ZKPoK与ZKPoKs上的底层方案之间的关系:Arithmetic
电路
。为什么算术
电路
在零知识世界很有趣?为什么基于
电路
的ZKPoK被认为是“通用的”?基于
电路
的ZKPoK是否比特定的ZKPoK更有效(在时间内或空间)?
浏览 0
提问于2021-07-11
得票数 5
回答已采纳
第 2 页
第 3 页
第 4 页
第 5 页
第 6 页
第 7 页
第 8 页
第 9 页
第 10 页
第 11 页
点击加载更多
领券