首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏瓜大三哥

    SPARTAN-6

    从今天开始了解AX309该型号的开发板

    50660发布于 2018-02-24
  • 来自专栏电子电路开发学习

    Xilinx FPGA芯片内部时钟和复位信号使用

    如果FPGA没有外部时钟源输入,可以通过调用STARTUP原语,来使用FPGA芯片内部的时钟和复位信号,Spartan-6系列内部时钟源是50MHz,Artix-7、Kintex-7等7系列FPGA是65MHz Spartan-6系列 wire clk_50m; wire rst_n; STARTUP_SPARTAN6 STARTUP_SPARTAN6_inst ( .CFGMCLK(clk_50m // 1-bit output: Active high output signal indicating the End Of Startup. ); 分别可以参考文档: UG380:Spartan

    1.5K10编辑于 2023-10-31
  • 来自专栏多核异构

    星嵌OMAPL138+国产FPGA工业开发板 中科亿海微 EQ6HL45系列FPGA 替代spartan-6

    TMS320C6748+ARM926EJ-S异构双核处理器,主频456MHz,高达3648MIPS和2746MFLOPS的运算能力;FPGA采用中科亿海微eHiChip 6家族EQ6HL45系列芯片,或Xilinx Spartan (亿海芯EQ6HL45 CSG324 pin-to-pin  Xilinx Spartan-6系列XC6SLX9、XC6SLX16、XC6SLX25、XC6SLX45);TI OMAP-L138作为主处理器 OMAPL138(TMS320C6748+ARM926EJ-S),频率最高达456MFPGA(2选1)(Pin-To-Pin)中科亿海微eHiChip 6家族EQ6HL45LL-2CSG324G或Xilinx Spartan 2.1mm3.2 软件参数表2 ARM端软件支持裸机、Linux3.3DSP端软件支持裸机、SYS/BIOS操作系统CCS版本号CCS7.4FPGA端软件(2选1)亿灵思软件(eLinx)ISE14.7(Spartan

    74820编辑于 2023-10-16
  • 来自专栏FPGA/ARM/DSP技术专栏

    Spartan-6开发案例使用手册——嵌入式AD模块接口基础测试(上)

    EMIF数据在FPGA内部用BRAM缓存,Spartan-6内部BRAM极限工作时钟频率如下图所示:BRAM的时钟说明具体可查看产品资料Xilinx参考文档《ds162 Spartan-6 FPGA Data

    1.2K20编辑于 2022-08-31
  • 来自专栏多核异构

    Xines广州星嵌全新FPGA开发板—OMAPL138/C6748 DSP+ARM+FPGA

    1 开发板简介 XQ138F-EVM是一款基于广州星嵌TI OMAP-L138(浮点DSP C6748+ARM9) +Xilinx Spartan-6 FPGA核心板SOM-XQ138F设计的开发板 XQ138F-EVM底板采用沉金无铅工艺的四层板设计,不仅为客户提供参考底板原理图、系统驱动源码、OMAP-L138和Xilinx Spartan-6 FPGA入门教程、丰富的Demo程序、完整的软件开发包 图片 广州星嵌自主研发的SOM-XQ138F是由TI浮点DSP C6000+ARM9+Xilinx Spartan-6 FPGA工业级核心板,72mm*44mm,功耗小、成本低、性价比高。

    42030编辑于 2023-09-15
  • 来自专栏多核异构

    基于Xines广州星嵌OMAPL138 DSP+ARM+FPGA无人机避障系统

    图片设计思路:前端由Xilinx Spartan-6 XC6SLX16/45 FPGA采集AD数据,AD数据通过uPP或者EMIF总线传输至OMAP-L138的DSP。 (1) 高速数据采集前端部分由Xilinx Spartan-6 XC6SLX16/45 FPGA同步采集AD模拟输入信号,可实现对AD数据进行预滤波处理,另外一路DAC可输出任意幅值和任意波形的并行DA 1.1.1 Xilinx Spartan-6 FPGA和TI OMAP-L138通信实现图片图片高速通信总线——uPPuPP(Universal Parallel Port)是OMAP-L138 CPU 1.1.3 OMAP-L138+FPGA评估板资源图 图片1.1.4 评估板简介基于TI OMAP-L138(定点/浮点 DSP C674x+ARM9)+ Xilinx Spartan-6 FPGA处理器 OMAP-L138 FPGA 通过uPP、EMIFA、I2C总线连接,通信速度可高达 228MByte/s;OMAP-L138主频456MHz,高达3648MIPS和2746MFLOPS的运算能力;FPGA标配为Spartan

    62030编辑于 2023-09-19
  • 来自专栏工业级核心板

    DSP+ARM+FPGA,星嵌工业级核心板,降低开发成本和时间

    星嵌SOM-XQ138F是小体积,定点/浮点DSP C674x+ ARM9+Xilinx Spartan-6 FPGA工业级三核核心板,72mm*44mm,功耗小、成本低、性价比高。 CPU:TI OMAPL138(TMS320C6748+ARM926EJ-S),频率最高达456MFPGA:Xilinx Spartan-6系列XC6SL16,可升级至XC6SL45图片图片图片

    36410编辑于 2023-08-01
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI C2000系列 TMS320F2837xD核心板 Logos/Spartan-6 FPGA资料规格书

    核心板简介创龙科技SOM-TL2837xF是一款基于TI C2000系列TMS320F2837xD双核C28x 32位浮点DSP + 紫光同创Logos/Xilinx Spartan-6 FPGA处理器设计的工业级核心板 核心板板载NOR FLASH和SRAM存储器,内部TMS320F2837xD与Logos/Spartan-6通过E MIF、uPP、I2C通信总线连接,通过工业级B2B连接器引出EMIF、ePWM、eQEP 核心板侧视图典型应用领域多电平变流器有源电力滤波器无功补偿装置开关电源设备电机驱动器飞行控制器软硬件参数硬件框图图 5 核心板硬件框图图 6 TI TMS320F2837xD处理器功能框图图 7 Logos特性图 8 Spartan 表 2 FPGA端硬件参数FPGA紫光同创Logos PGL25G-6IMBG324Xilinx Spartan-6 XC6SLX16-2CSG324IROM64Mbit SPI NOR FLASHLED1x C2000Ware_1_00_06_00,bios_6_52_00_12PDS版本号Pango Design Suite 2021.1-SP7.1(紫光同创Logos)ISE版本号ISE 14.7(Xilinx Spartan

    1.3K30编辑于 2022-09-27
  • 来自专栏FPGA/ARM/DSP技术专栏

    【分享】Ompal138+Spartan-6核心板的规格资料手册

    核心板简介创龙科技SOM-TL138F是一款基于TI OMAP-L138(定点/浮点DSP C674x + ARM9) + 紫光同创Logos/Xilinx Spartan-6低功耗FPGA处理器设计的工业级核心板 核心板内部OMAP-L138与Logos/Spartan-6通过uPP、EMIFA、I2C通信总线连接,并通过工业级B2B连接器引出网口、EMIFA、SATA、USB、LCD等接口。 3 核心板斜视图图 4 核心板侧视图典型应用领域运动控制电力设备仪器仪表医疗设备通信探测惯性导航软硬件参数硬件框图图 5 核心板硬件框图图 6 OMAP-L138资源框图图 7 Logos特性图 8 Spartan 表 2 FPGA端硬件参数FPGA紫光同创Logos PGL25G-6IMBG324Xilinx Spartan-6 XC6SLX16/XC6SLX45-2CSG324IROM64Mbit SPI FLASHLED2x 端软件支持裸机,SYS/BIOSCCS版本号CCS 5.5图形界面开发工具Qt双核通信组件支持SysLink、TL_IPC、IPClite软件开发套件提供MCSDKISE版本号ISE14.7(Xilinx Spartan

    1.2K00编辑于 2022-08-28
  • 来自专栏FPGA技术江湖

    FPGA系统性学习笔记连载_Day6 医院护士灯之Intel 和S-6、 ZYNQ三个平台实现及验证篇

    连载《叁芯智能fpga设计与研发-第6天》 【医院护士灯实验】之【intel Cyclone IV、Xilinx Spartan-6、Xilinx ZYNQ7020三个平台的实现及验证】 原创作者:紫枫术河 LED0:PIN_73 LED1:PIN_74 LED2:PIN_75 LED3:PIN_76 3.3、打开Pin Planner引脚分配工具,分配管脚 3.4、硬件测试效果 四、Xilinx Spartan -6 FPGA 平台验证 我用的是叁芯智能的开发板(Xilinx Spartan-6:XC6SLX9) 4.1、按键原理图 KEY0:PIN_83 KEY1:PIN_82 KEY2:PIN_81 KEY3

    61600发布于 2021-03-31
  • 来自专栏用户8594645的专栏

    DSP CLA算法开发案例——基于TMS320F2837xD+FPGA开发板

    评估板简介创龙科技 TL2837xF-EVM 是一款基于 TI C2000 系列 TMS320F2837xD 双核 C28x 32 位浮点 DSP + 紫光同创 Logos/Xilinx Spartan 核心板板载 SPI NOR FLASH 和 SRAM,内部 TMS320F2837xD 与 Logos/Spartan-6 通过 EMIF、uPP、I2C 通信总线连接。

    1.2K31编辑于 2023-04-04
  • 来自专栏FPGA/ARM/DSP技术专栏

    Spartan-6开发案例使用手册——嵌入式AD模块接口基础测试(下)

    本指导文档适用的开发环境为Windows 7 64bit和Windows 10 64bit。本文档主要提供开发板FPGA端案例测试方法,所有工程均位于产品资料Demo1目录下。进行本文档操作前,请先按照调试工具安装相关文档安装USB转串口驱动、SecureCRT串口调试终端、ISE 14.7等相关软件。默认使用FPGA RS232作为调试串口,并使用TL-DLC10下载器进行操作演示。

    1.6K20编辑于 2022-08-31
  • 来自专栏FPGA技术江湖

    FPGA系统性学习笔记连载_Day10 【流水灯实验】

    连载《叁芯智能fpga设计与研发-第10天》 【流水灯实验】之【intel Cyclone IV、Xilinx Spartan-6、Xilinx ZYNQ7020三个平台的实现及验证】 原创作者:紫枫术河 2、复位按键原理图 rest = PIN24 3、时钟引脚 clk = PIN23 4、打开Pin Planner引脚分配工具,具体方法,参考我之前的文章 5、硬件验证效果 七、Xilinx Spartan -6 FPGA 平台验证 1、我用的是叁芯智能的开发板(Xilinx Spartan-6:XC6SLX9) 2、复位按键、时钟原理图 RESET:PIN_23 CLK:PIN22 3、LED灯原理图

    86400发布于 2021-04-06
  • 来自专栏FPGA/ARM/DSP技术专栏

    国产ARM与低成本FPGA高速通信的3种方案,基于全志T3/A40i

    *官方商城选购入口:https://tronlong.tmall.com本文主要介绍全志科技T3/A40i与紫光同创PGL25G/Xilinx Spartan-6基于SPI、SDIO、CSI的3种高速通信方案 图 3 T3/A40i+PGL25G全国产工业核心板(国产化率100%)1 spi_rw案例1.1 案例说明案例功能:主要演示T3/A40i(ARM Cortex-A7)与PGL25G/Spartan- 2 rt_spi_rw案例2.1 案例说明案例功能:基于Linux-RT系统,演示T3/A40i(ARM Cortex-A7)与PGL25G/Spartan-6(FPGA)处理器之间的SPI通信(单线模式 3 sdio_test案例3.1 案例说明案例功能:演示T3/A40i(ARM Cortex-A7)与PGL25G/Spartan-6(FPGA)处理器之间的SDIO通信。 4 csi_test案例4.1 案例说明案例功能:演示T3/A40i(ARM Cortex-A7)与PGL25G/Spartan-6(FPGA)处理器之间的CSI通信案例。

    7.9K20编辑于 2022-10-28
  • 来自专栏FPGA技术江湖

    FPGA系统性学习笔记连载_Day13【简易计时器实验】之【Xilinx Spartan-6实现】篇

    FPGA系统性学习笔记连载_Day13【简易计时器实验】之【Xilinx Spartan-6实现】篇 ​ 本系列为FPGA系统性学习学员学习笔记整理分享,如有学习或者购买开发板意向,可加交流群联系群主 连载《叁芯智能fpga设计与研发-第13天》 【简易计时器实验】之【Xilinx Spartan-6实现】 原创作者:紫枫术河 转载请联系群主授权,否则追究责任 本实验记录一个简易计时器,要求时间分为

    88100发布于 2021-04-06
  • 来自专栏电子电路开发学习

    Xilinx FPGA SPI配置芯片都支持哪些型号

    注意: 支持S25FL129P、S25FL256S,不支持S25FL128P 只支持64KB扇区大小的Flash芯片 Virtex和Spartan系列支持的SPI芯片型号 主要包括Spartan-3、Spartan 7系列支持的BPI芯片型号 Virtex和Spartan系列支持的BPI芯片型号 主要包括Spartan-3、Spartan-6、Virtex-5、Virtex-6。 ?

    5.9K30发布于 2021-08-06
  • 来自专栏FPGA/ARM/DSP技术专栏

    TI C2000系列TMS320F2837xD开发板(DSP+Logos/Spartan-6)规格书

    评估板简介创龙科技TL2837xF-EVM是一款基于TI C2000系列TMS320F2837xD双核C28x 32位浮点DSP + 紫光同创Logos/Xilinx Spartan-6 FPGA设计的评估板 核心板板载NOR FLASH和SRAM,内部TMS320F2837xD与Logos/Spartan-6通过EMIF、uPP、I2C通信总线连接。 表 2 FPGA端硬件参数FPGA紫光同创Logos PGL25G-6IMBG324Xilinx Spartan-6 XC6SLX16-2CSG324IROM64Mbit SPI NOR FLASHLED1x C2000Ware_1_00_06_00,bios_6_52_00_12PDS版本号Pango Design Suite 2021.1-SP7.1(紫光同创Logos)ISE版本号ISE 14.7(Xilinx Spartan

    1.2K30编辑于 2022-09-27
  • 来自专栏FPGA技术江湖

    FPGA系统性学习笔记连载_Day12 【呼吸灯】

    FPGA系统性学习笔记连载_Day12 【呼吸灯】之【 Cyclone IV、Spartan-6、ZYNQ三个平台的实现及验证】 本系列为FPGA系统性学习学员学习笔记整理分享,如有学习或者购买开发板意向 连载《叁芯智能fpga设计与研发-第12天》 【呼吸灯实验】之【intel Cyclone IV、Xilinx Spartan-6、Xilinx ZYNQ7020三个平台的实现及验证】篇 原创作者:紫枫术河 转载请联系群主授权,否则追究责任 本篇文章记录呼吸灯的原理,及在intel Cyclone IV、Xilinx Spartan-6、Xilinx ZYNQ7020三个平台的实现及验证 一、呼吸灯 顾名思义 引脚分配工具,具体方法,参考我之前的博客 3、硬件测试效果,因为手机的分辨率较高,出来的效果没有肉眼观测好 00:11 Day12 呼吸灯B01 FPGA技术江湖的视频 八、硬件验证(Xilinx Spartan -6 FPGA 平台验证) 我用的是叁芯智能的开发板(Xilinx Spartan-6:XC6SLX9) 0、时钟、复位脚 RESET:PIN_23 CLK:PIN22 1、LED灯原理图 LED0:

    1.1K00发布于 2021-04-06
  • 来自专栏FPGA/ARM/DSP技术专栏

    基于TMS320F28377D开发板的DSP CLA算法案例开发手册

    本文测试板卡为TI C2000系列TMS320F2837xD双核C28x 32位浮点DSP + 紫光同创Logos/Xilinx Spartan-6 FPGA设计的开发板。 核心板板载NOR FLASH和SRAM,内部TMS320F2837xD与Logos/Spartan-6通过EMIF、uPP、I2C通信总线连接。

    1.8K30编辑于 2022-09-23
  • 来自专栏OpenFPGA

    FPGA和外围接口-第一章 爱上FPGA

    以 Intel 的 Cyclone IV E系列的 EP4CE15,以及 Xilinx 的 Spartan-6 系列的 XC3S500E 为例。以下表格都可以参考芯片的Datasheet。 图 1‑2 Spartan-6 系列资源列表 其中,XC6SLX45有43661个LCs。 其中 Intel 的 LE 和 Xilnx 的 LC 对应于查找表(LUT)的结构。 ? 图 1‑4 Spartan-6系列SLICEM结构 从图1-4 Spartan-6 系列SLICEM结构可以知道: 1 CLB =4 Slice=9 LC。 于是就可以知道 Intel 的 Cyclone IV 系列的 EP4CE15有15408个LEs;Xilinx 的Spartan-6 系列的 XC6SLX45 有 43661个LCs,就有43661 个

    1.3K30发布于 2020-06-30
领券