腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(25)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
2
回答
RISCV32
对RISCV64
Riscv32
和Riscv64有什么区别?我一直在查看ISA文档,但在任何地方都找不到清楚的内容,所以现在非常困惑。 不幸的是,我在谷歌上找不到任何有关这方面的文档。有指针吗?
浏览 3
修改于2022-04-11
得票数 1
回答已采纳
1
回答
QEMU
riscv32
Virt机,如何进入屏幕?
我想使用QEMU设置一个裸机
riscv32
机器,因此假设我需要使用'-machine virt‘选项。如何设置才能输出到屏幕?
浏览 3
修改于2019-08-07
得票数 0
1
回答
为什么
riscv32
中的mulh指令是0?
Multiplier = 0xffffffffResult = 0xFFFFFFFE 00000001 (multiplier * multiplicand)汇编和C代码如下: mulh t0, a0, a1; addi a0, x0, 0; // **Break poi
浏览 3
修改于2021-11-03
得票数 0
回答已采纳
1
回答
如何在使用
riscv32
工具链时禁用压缩
浏览 4
修改于2021-11-18
得票数 0
1
回答
在使用“
riscv32
32/64-未知-精灵-gcc”时,如何设置数据存储地址?
我设计了RISCV32IM处理器,并使用“
riscv32
32/64-未知精灵-gcc”来生成测试代码。指令内存设置已用以下选项(-Ttext选项)解决,但数据内存设置尚未解决。
浏览 3
提问于2021-11-01
得票数 1
回答已采纳
1
回答
基于gem5模拟器的
RISCV32
位体系结构
我想研究32位体系结构的gem5中的RISC-V处理器。我用交叉编译器riscv32-unknown-elf-gcc制作了一个C可执行文件,并尝试在系统调用仿真模式下进行测试。我没有任何错误,但输出是错误的。你对此有什么想法吗?C program gem5 results
浏览 100
提问于2020-12-07
得票数 0
1
回答
当使用“
riscv32
32-未知-精灵-gcc”时,如何按字节存储或加载到内存中?
所以我做了C代码如下,并使用“
riscv32
32-未知-精灵-gcc”编译它。
浏览 4
提问于2020-11-26
得票数 1
回答已采纳
1
回答
可以判断我在程序集(
Riscv32
)中做错了什么,它错误地打印了警告。我正在使用rars模拟器
我的代码有问题,它只是打印“无效方向”,并且矩阵信息是正确的,我的输入是这个.word 3 1 1 1 0 5 2 2 0 1 6 4。敌舰被放置在一个名为" ships“的字符串中,该字符串出现在区域数据(.data)中,必须在游戏开始时由insert_ships函数读取。字符串ships具有以下模式。在插入的第一行中通知船舶数量。下面的每一行都有一条船。指定船舶的行有4个值,用空格分隔,如下所示:第一个值是船舶布局0(水平船舶),1(垂直船舶);第二个值是船舶长度;第三个值是船舶的起始线;第四个值是船舶的起始列。观察示例:3 1 5 1 1 0 5
浏览 3
修改于2021-09-12
得票数 0
1
回答
如何在LLVM中正确地使用BuildMI()在MachineFunctionPass中插入机器指令?
/lib/clang/12.0.0 -isysroot /home/ibndias/
riscv32
/riscv32-unknown-elf -internal-isystem /home/ibndias/bin/clang-12+0x185589e) #1 0x000055c4c1942734 llvm::sys::RunSignalHandlers() (/home/ibndias/
riscv32
/bin&
浏览 8
修改于2020-08-30
得票数 1
回答已采纳
2
回答
如何从C代码生成一个十六进制文件来测试32位RISC-V硬件设计?
哪个编译器最适合这个目的,
riscv32
64-未知精灵-gcc还是
riscv32
32-未知-精灵-gcc?Vscale处理器的体系结构为RV32IM。
浏览 6
修改于2016-04-15
得票数 2
回答已采纳
1
回答
如何使用LLVM/Clang编译到RISC-V目标?
所以我试着查找三重文件:llvm-project\llvm\include\llvm\ADT\Triple.h但我得到了以下错误: 有人能帮我找到一个有效的RISC-V目标吗?
浏览 0
修改于2019-02-13
得票数 8
1
回答
在哪里可以找到RISC-V的系统电话号码?
我试图做一些低级的事情,所以我需要知道open在
riscv32
平台上的系统调用号。 唯一接近我的问题是在,但它没有显示open的数量。
浏览 3
提问于2021-01-13
得票数 0
回答已采纳
1
回答
当我给出一个特定的目标时,Clang编译器找不到C/C++标准库,尽管它在不给出目标的情况下也能工作
+代码,它工作得很好,但是当我试图编译任何代码(包括)到任何特定目标的汇编代码时,比如x86_64 (甚至我有x86_64),riscv给出了一个标记--target=x86_64或--target=
riscv32
int b = 3;}clang++-11 -S ex.cpp -o ex.sclang++-11 --target=
riscv32
-S ex.cpp -o ex.s 给出此错误
浏览 53
修改于2021-07-30
得票数 0
回答已采纳
2
回答
单个组件指令的位宽是多少?
我知道现在组件支持32位结构,所以我假设,和
RISCV32
一样,它的基本指令集有32位宽的指令(当然,
RISCV32
支持16位压缩指令和48位指令)。
浏览 6
修改于2022-07-14
得票数 0
1
回答
是否可以在ddd下使用riscv-gdb?
当我试图遵循ddd的手册并使用-调试器选项时: ddd可以显示窗口,但它在左下角写着“打开会话'blablabla'”。
浏览 0
修改于2019-03-17
得票数 0
回答已采纳
1
回答
如何从c代码和汇编代码RISCV生成十六进制文件
\n"); } 在使用
riscv32
进行编译时,使用命令riscv32-unknown-elf-gcc hello.c 遇到这样的错误 RISCV/lib/gcc/riscv32
浏览 51
修改于2020-08-05
得票数 0
回答已采纳
1
回答
我的处理器是32位还是64位?
测试用例:Arch: x86-64,x64,x86_64,RiscV64 Arch: R700 输出'
浏览 0
提问于2020-09-10
得票数 -5
回答已采纳
1
回答
用Spike对RISC-V32b进行仿真
test最初的build.sh安装没有提供32b版本的pk,所以我使用了
riscv32
浏览 1
提问于2016-01-13
得票数 0
2
回答
如何在LLVM IR中使用RISC-V向量(RVV)指令?
build/bin/llc: test.ll:4:18: error: use of undefined value '@llvm.riscv.vsetvl' 看来V扩展是可用的,因为llc -march=
riscv32
浏览 4
修改于2020-09-29
得票数 3
回答已采纳
2
回答
RiscV汇编程序-使用RV32I的“slli”命令进行实验
/
riscv32
32-未知精灵-objdump -h -l -M数值,无别名-S -d -EL a.out 如果在汇编程序中设置-warn级别,则输出的较低行如下所示。
浏览 3
修改于2017-05-08
得票数 3
第 2 页
领券