腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(3221)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
1
回答
直接将
PCIe
与
PCIe
连接用于通信
有一种情况是,我希望用
PCIe
x1连接两个运行Fedora的主板到
PCIe
x1电缆。两个主板并排,相距1厘米。我还意识到我可以将
PCIe
插入到每个
PCIe
端口中的以太网设备中,并在它们之间运行一个短的以太网电缆。但我不想这样复杂。我想知道是否有可能通过一个简单的端口到端口电缆来实现这个解决方案,使用
PCIe
x1上的端口。 另一种选择是使用COM端口,但我的阅读表明,使用
PCIe
??可以获得更好的性能。
浏览 0
修改于2019-11-17
得票数 5
1
回答
PCIe
4.0 NVMe on X16
PCIe
3.0
我的主板支持
PCIe
3.0。如果我使用NVMe
PCIe
Gen4在
PCIe
3.0的X16插槽上(通过普通适配器)而不是M.2套接字,是否获得
PCIe
4.0 NVMe的全速?
浏览 0
提问于2021-10-27
得票数 0
回答已采纳
1
回答
SSD nvme
PCIe
4.0向后兼容
PCIe
3.0 / 2.0?
如何知道M.2 SSD
PCIe
4.0磁盘向后兼容
PCIe
3.0 /2.0PCI扩展总线?我想通过适配器连接
PCIe
4.0磁盘。 谢谢!
浏览 0
提问于2022-05-09
得票数 0
1
回答
PCIe
理解
由于这个领域对我来说是新的,所以我对
PCIe
有一些困惑。我以前曾研究过一些协议,如I2c、spi、uart、can和大多数这些协议都有定义良好的文档(最多300页)。我在网上读过一些关于
PCIe
的东西,下面是我到目前为止的理解。 在系统引导期间,BIOS固件将通过对
PCIe
设备(端点)中的条的神奇写入和读取过程,计算出
PCIe
设备所需的内存空间。我看到
PCIe
有几个头字段,BIOS固件在总线枚举阶段显示了这些字段。1.假设主机要求enpoint将显示在dram中的特定数据保存到SSD,并且由于SSD被控制
浏览 5
修改于2019-11-28
得票数 0
2
回答
PCIe
用于(Re)编程
PCIe
板的JTAG
我注意到PCI总线有JTAG总线(即TCK、TDI、TDO等):是否有任何方法使用该JTAG重新编程一个基于
PCIe
的设备?(假设fpga的JTAG与PCI线相连)。我们有一个Terasic DE5 (Stratix )
PCIe
板,它实际上将
PCIe
总线的JTAG“线”路由到
PCIe
。的确,有一个JTAG端口焊接在板上,但由于机械原因是很难达到和使用。如果是的话,支持
PCIe
JTAG编程的linux基础设施是什么?如果没有机会,谁能解释一下原因吗?
浏览 3
修改于2014-01-29
得票数 4
1
回答
PCIe
点对点通信
两个独立的设备(端点)能否在不涉及
PCIe
的情况下相互通信(根据
PCIe
规范,是的,但如何)? 在内存和IO事务的情况下,一个端点如何知道其他端点的地址?
浏览 5
修改于2016-05-03
得票数 4
1
回答
半迷你/迷你
PCIe
到
PCIe
适配器
我正在寻找一个1倍的
PCIe
适配器,支持半迷你和迷你
PCIe
无线网卡透明(不需要额外的驱动程序等)能够使用
PCIe
插槽的全速 兼容所有现有的802.11协议+蓝牙
浏览 0
提问于2017-08-30
得票数 0
1
回答
戴尔PowerEdge 2950
PCIe
训练错误--里面没有
PCIe
卡
因此,我最近发现自己有一个旧的PowerEdge 2950,当我打开它时(它的声音几乎使我心脏病发作),在发布期间,它因
PCIe
Training Error : Internal
PCIe
Card错误而停止奇怪的是,在这三个插槽中没有任何
PCIe
卡。然而,最右边的(图中的底部)插槽似乎是作为某种形式的扩展从董事会中出来的?这会不会是个问题?
浏览 0
提问于2013-08-23
得票数 0
回答已采纳
1
回答
关于
PCIe
(
PCIe
)配置空间访问VirtualBox的问题
嗨,我试图在内核基础上使用MMIO方法访问
PCIe
配置空间。 可以看出: 太感谢了!!
浏览 6
提问于2019-09-04
得票数 0
回答已采纳
1
回答
PCIe
中断号
我正在尝试编写一个内核模块,我可以使用它来服务
PCIe
MSI中断。
浏览 7
提问于2014-06-17
得票数 1
回答已采纳
1
回答
FPGA和
PCIe
Swich
其中一些模块具有
PCIe
接口,因此充当
PCIe
端点。我们在这个领域没有太多的经验,但到目前为止我们已经知道的是,我们需要使用
PCIe
内部的IP核,作为根端口,将这些芯片结合在一起。据我所知,我们还需要在FPGA和端点之间使用
PCIe
开关来扩展
PCIe
总线。为了管理这些设备之间的所有通信,我们正在考虑实现一个MicroBlaze、CPU、软核和PetaLinux。我的问题是: 谁负责执行
PCIe
端点枚举、PetaLinux操作系统或根端口IP核?由于
PCIe
开关位于中
浏览 1
修改于2021-11-07
得票数 2
回答已采纳
2
回答
发送
PCIe
消息
如何从主机应用程序/驱动程序发送
PCIe
消息(特别是VDMs供应商定义的消息)?有没有windows API可以做同样的事情,比如有用于内存R/W或I/O R/W的API?我可以看到Teledyne工具支持
PCIe
VDM支持,如果有人知道如何实现这一点,请澄清。 谢谢。
浏览 49
提问于2017-02-07
得票数 1
1
回答
PCIe
错误18.04
在安装Ubuntu服务器18.04之后,我在一台相对较新的构建PC上遇到了常见的
PCIe
错误。安装nVidia 410驱动程序集后立即发生这种情况。错误不断地在屏幕上滚动,并阻止正确的引导。:) 当我在安装
PCIe
驱动程序后遇到nVidia错误时,我关闭了电源。然后,我会重新启动到恢复,并尝试其中一个修复,他们从来没有工作,然后我会重新安装Ubuntu服务器从USB棒。我已经注意到,这些
PCIe
错误请求中的许多问题都没有得到回答,但我很有希望。如果我不能通过这一点,我猜它是回到Windows 10 Pro (恶心)。
浏览 0
提问于2018-11-22
得票数 0
1
回答
ISR内的
PCIe
读写
我正在修改一个linux
PCIe
驱动程序,以便与altera FPGA
PCIe
核心一起使用。在我的驱动程序代码中,我做了pci_set_master(dev)来使
PCIe
读写工作。我正在使用altera SG-DMA来进行
PCIe
传输,而不是使用ARM DMA。我需要将使能位写入FPGA DMA以启动传输。通过对使能位寄存器执行
pcie
写入(barx、offset、data),它可以完美地工作。问题是,当I/O中断发生时,我需要我的系统启动
PCIe
FPGA DMA,但当中
浏览 8
提问于2013-06-04
得票数 0
回答已采纳
4
回答
启用
PCIE
AER报告
我正在运行Ubuntu16.10桌面,内核为4.8.0-22-泛型。我正在尝试启用PCI AER报告。CONFIG_ACPI_APEI_PCIEAER=yCONFIG_PCIEPORTBUS=yacpi PNP0A08: _OSC: platform does not support [AER]你知道问题出在哪里,能做些什么来解决问题吗?
浏览 0
修改于2017-12-08
得票数 2
1
回答
用DMA通信
PCIe
西林克斯公司发布了一些用于使用其DMA
PCIe
IPcore (可用的 )的程序。在这些程序中,有一些程序执行C2H或反之亦然的高速操作。
浏览 5
提问于2017-12-10
得票数 0
回答已采纳
1
回答
关于
pcie
总线错误
在启动系统时,我正在接收Ubuntu版本16、18和19的
PCIe
总线错误:kernel: [ 13.231627] pcieport 0000:00:1c.0:
PCIe
Bus Error: severity=Corrected, type00000001/00002000 kernel: [ 13.231633] pcieport 0000:00:1c.0: [ 0] Recei
浏览 0
修改于2019-06-25
得票数 3
回答已采纳
2
回答
PCI与
PCIe
的差异
我已经开始阅读有关PCI和
PCIe
的文章。我遇到了“从软件的角度来看,PCI和PCI Express设备本质上是一样的,
PCIe
设备具有相同的配置空间、条和(通常)支持相同的PCI INTx中断”。
PCIe
使用串行接口,而PCI使用并行接口。那么,为PCI编写的linux驱动程序如何才能用于
PCIe
设备呢?我很困惑。请帮帮忙。阿贾马尔
浏览 0
修改于2017-07-31
得票数 4
1
回答
PCIE
端点到端点事务
我想澄清的是,
PCIE
交换机后面的两个
PCIE
端点的端点到端点事务(点对点事务)不会转发到根联合体。我搜索了一下,了解到如果来自端点#1的事务的目标是根端口分配给端点#2的
PCIE
地址空间,则交换机会将该事务转发到端点#2所在的下游端口。 如果我误解了这一点,请纠正我。根据
PCIE
规范或特定于实施,此转发功能是必需的?
浏览 0
修改于2013-01-14
得票数 4
回答已采纳
1
回答
从
PCIe
内存到
PCIe
内存比从Memcpy到memcpy需要更多的时间
我正在尝试从
PCIe
2.0 (2通道)设备读取数据到Linux,或者从Linux向Linux2.0(2通道)设备写入数据。用于读取和写入的存储器位于
PCIe
设备中不同的随机存取存储器位置。我的用例是实现18MB/秒的读/写吞吐量,这显然得到了
PCIe
链路的支持。
PCIe
设备处的内存未缓存。 我能够达到写吞吐量,即当我使用memcpy从Linux本地内存写入
PCIe
设备内存时。但是当我读取映射到Linux本地内存的
PCIe
内存时,数据丢失了。我分析了memcpy,它花
浏览 65
提问于2017-01-31
得票数 1
第 2 页
第 3 页
第 4 页
第 5 页
第 6 页
第 7 页
第 8 页
第 9 页
第 10 页
第 11 页
点击加载更多
领券