腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(4723)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
2
回答
基本ARM在
Xilinx
Zynq
SoC
中的应用
我是新来的
Xilinx
。Zynq有手臂(双核)。我很好奇是否可以只在ARM处理器上运行C/C++程序,而不使用FPGA结构。我的研究没有多大帮助。
浏览 2
修改于2015-04-22
得票数 0
回答已采纳
1
回答
当访问
Xilinx
ARM
SoC
上的io内存时,Linux会冻结。
我正在尝试读取
Xilinx
Zynq板 (zc702)上的FPGA内存,作为将RTEMS驱动程序移植到Linux的一部分。
浏览 0
提问于2018-01-10
得票数 1
4
回答
需要帮助在
Xilinx
/ARM
SoC
(Zynq 7000)上映射预保留的**可缓存的** DMA缓冲区
我有一个基于
Xilinx
7000的板,在FPGA结构中有一个外设,它具有DMA功能(在AXI总线上)。我们已经开发了一个电路,并在ARM内核上运行Linux。不幸的是,这是一个ARM
SoC
/FPGA,这方面的信息非常少,所以我必须直接询问专家。 因为这是一个
SoC
,所以很多东西都是硬编码的。我没有这样的结构,因为这是一个没有PCI的ARM
SoC
。我可以手动填充这样的结构,但这对我来说就像是滥用API,而不是按预期使用它。
浏览 2
修改于2017-05-23
得票数 2
1
回答
使用Petalinux重新编译
xilinx
内核
我在
SOC
Xilinx
Zynq UltraScale+ MPSoC ZU3EG A484的Ultra96板上工作,运行:DISTRIB_RELEASE=2020.1DISTRIB_CODENAME=zeus下面是我的内核版本:5.4.0-
xilinx
-v2020.1 我不熟悉petalinux,因此我需要帮助来重新编译
xilinx
内核以启用巨型页面。
浏览 16
修改于2021-01-06
得票数 0
1
回答
从主机程序动态配置FPGA
我想知道是否有人知道从主机C程序(不是在
SoC
上,而是从主机PC)为
Xilinx
Zynq-7系列或相关设备编程FPGA(PL)的有效方法。我可以在我的程序中使用/包含
Xilinx
API吗?基本上,我想把SDK的"Program FPGA“功能放在我的主机C程序中,用户选择一个预先构建的.bit文件(如果可能的话,还有.elf文件)来对FPGA/(
SoC
)进行编程。
浏览 1
提问于2014-04-20
得票数 0
2
回答
具有硬件处理器和所需工具的FPGA
我正在寻找zynq-7000和旋风V
SoC
,尽管我对建议持开放态度。我的背景主要是微控制器的C/C++/asm开发,没有FPGA的经验。通过一些研究,我似乎选择了
Xilinx
工具(
Xilinx
SDK / Vivado)或Intel工具(Quartus II)。对于
Xilinx
板,我找到了一个我认为接近我喜欢的东西:,尽管我对一些实现细节仍然有些怀疑。对于气旋V,我找不到任何类似的东西,但也许我找错了地方。我发现:如何为
浏览 5
修改于2020-04-25
得票数 0
1
回答
编译linux内核
我正在尝试编译佐德板的内核(有来自
Xilinx
的Zync系列
SoC
)。我遵循以下脚本:git checkout -b
xilinx
-v2014.2.01
xilinx
-v2014.2.01
浏览 2
修改于2016-10-27
得票数 0
1
回答
用于嵌入式linux的设备树生成
我试图为Zedboard(来自
Xilinx
的Zync Series
SoC
)生成设备树文件,但在.dts文件中遇到以下行: bootargs = "console=ttyPS0,115200
浏览 7
修改于2016-10-18
得票数 0
2
回答
如何将源文件链接到基于Eclipse的IDE
我现在是
Xilinx
Zynq
SoC
硬件平台的软件项目的开始。
Xilinx
公司为软件开发提供了他们自己的基于Eclipse的集成开发环境Vitis。
浏览 23
提问于2020-06-01
得票数 0
回答已采纳
1
回答
如何在Microsemi/Actel Libero中创建触发器的相对位置?
在过去,我使用了一些
Xilinx
,并且能够使用VHDL属性(如RLOC )轻松地创建翻转的相对位置。 目前,我正在与SmartFusion2的FPGA工作,并试图实现同样的自由
SoC
。那么,是否有一种方法可以使用VHDL属性或设计约束文件指令来约束
SoC
中宏的相对位置(特别是触发器)?
浏览 1
修改于2015-12-21
得票数 1
回答已采纳
1
回答
在C程序中安装SD卡
我的环境:
Xilinx
/Zynq
Soc
上的Petalinux 我正在尝试挂载microSD卡。我确认了下面的代码可以在root登录下挂载SD。
浏览 2
提问于2014-09-09
得票数 1
回答已采纳
1
回答
Xilinx
Zynq外围设备驱动程序
我已经开始为
Xilinx
的Zynq7020
SoC
开发软件。我已经完成了几个教程,并且我发现每当我在PL中使用某个预定义的块(例如GPIO控制器)时,就会自动为该外围设备生成相关的软件驱动程序。
浏览 24
修改于2020-05-26
得票数 0
回答已采纳
5
回答
SoC
原型板上用于自定义系统的OpenCL
可以在用户在
SoC
原型板上设计的系统上运行OpenCL吗?更具体地说,我有一个ZedBoard (
Xilinx
Zynq),它有双ARM内核和一个可编程逻辑(PL)区域。要为
SoC
提供OpenCL支持,必须完成哪些工作?我知道这可能是一个大项目,但我需要一个从哪里开始以及如何进行的指导方针。
浏览 0
修改于2015-09-17
得票数 5
2
回答
zynq pl会导致内核崩溃吗?
我们的系统使用
Xilinx
Zynq
soc
。但是,我们没有修改内核代码,也根本没有使用驱动程序。
浏览 6
修改于2021-06-10
得票数 0
1
回答
realloc覆盖变量( Zynq
SoC
(Cortex A9)上的
Xilinx
)
如前所述,我有一个Zynq
SoC
(ZC706 Eval Board),我正在尝试从SD卡读取图像。为此,我使用了FatFs ()。在我的代码中,我从文件中读取4096字节,并将其保存到缓冲区中。
浏览 2
修改于2016-06-08
得票数 0
回答已采纳
2
回答
使用
SoC
的Linux和实时操作系统(ARM,
Xilinx
)
我有一个
Xilinx
Zynq
Soc
板,包括双核ARM9,我需要开发一个应用程序来支持实时属性控制应用程序(时间截止日期到响应时间),以及做大量处理的应用程序(图像等)。
浏览 4
修改于2019-04-11
得票数 0
2
回答
zynq ultrascale+ zcu102上的RISCV
我想在zcu102
xilinx
板上装载riscv。我查看了不同的网站,他们有代码为其他特定的板,我不太确定如何移植它。既然我是初学者,你能为它提供一些起点吗?我想在fpga上运行riscv
soc
平台,比如lowrisc。但是他们的github中给出的代码是为nexy4 ddr板优化的。而我在将它转换为zcu102时遇到了一些问题。
浏览 2
修改于2019-06-08
得票数 0
1
回答
在Nexys-A7-100 T FPGA上实现裸金属RISC-V
我使用Eugene Tarassov的Github存储库(他是
Xilinx
的首席工程师),在Debian Linux上实现了RISC-V,但这显然不符合项目规范,因为它不是裸金属。运行Debian的FPGA RISC-V
SoC
: 我将非常感谢任何书籍,在线资源,教程或指导,以帮助这个项目。谢谢
浏览 7
提问于2022-01-11
得票数 3
1
回答
为什么Debug只针对一个使用相同源文件的项目发布,而不进行构建?
Xilinx
SDK的C++编译器在为Zynq
SoC
( ARM内核)编译代码时,会抱怨有一个未初始化的变量,但只在发布版本中,而且只针对一个项目。我们中的一个人怀疑
Xilinx
工具中存在bug,但除了IDE中的makefile或Build Settings等明显位置之外,可能还有一些细微的差异。
浏览 0
提问于2017-07-12
得票数 2
回答已采纳
1
回答
AXI IP合成过程中的未知误差
我正在尝试使用
Xilinx
中的IP打包工具来创建一个带有AXI-Lite接口的协处理器,并将其用于我的数字系统工程类的Zynq
SoC
设计中。我已经在网上搜索这个错误的解决方案好几个小时了,但是即使是
Xilinx
网站,或者已经提供给我们的
Xilinx
文档,也没有关于这个错误的任何信息,而且我也无法从任何经历同样错误的人那里找到任何帐户。
浏览 1
修改于2016-04-18
得票数 2
回答已采纳
第 2 页
第 3 页
第 4 页
第 5 页
第 6 页
第 7 页
第 8 页
第 9 页
第 10 页
第 11 页
点击加载更多
领券