腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(7142)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
1
回答
这是Process和Thread的正确类比吗?
一
座
建筑就像一个
芯片
。因此一
座
建筑可以是一层楼(单
芯片
上的单核),多栋建筑,每栋楼多层(多核多
处理器
) 在特定楼层的公寓是一个过程。
浏览 0
提问于2011-05-28
得票数 2
4
回答
防止或阻止cpu数据缓存加载
我的任务是评估各种类型的ARM
处理器
(基准
测试
),特别是片上系统(SOC)。有些SOC有大量的数据缓存,而另一些则很少。因此,我希望我的程序阻止数据缓存。我写了一个Walking 1
测试
,它访问核心外的内存,但在SOC上。我将在我们现在的
处理器
上运行这个程序,它只有很少的数据缓存,并且运行在一个具有大量数据缓存内存的Cortex M3
处理器
上。我关注的是在
处理器
之外获取内存的持续时间。如果我将Walking 1的内存大小设置为大于数据缓存的大小,则要在时间上运行
测试
“指
浏览 3
提问于2014-06-18
得票数 1
回答已采纳
1
回答
是否可以从代码中访问it 16/gcc目标标志?
我正在用微
芯片
的dspic33编译器编译微
芯片
XC16系列
处理器
的代码。在编译过程中有没有
测试
编译器选项的方法?
浏览 1
修改于2016-03-09
得票数 0
1
回答
OpenGL ES -片上
有->
芯片
组BCM2835 ->此
芯片
组有->图形
处理器
支持-> OpenGL ES 2.0我们必须在某些硬件寄存器中调用这些OpenGL函数吗?
浏览 0
修改于2012-12-21
得票数 0
1
回答
处理器
如何从SPI闪存读取BIOS?
典型的x86系统有固件(也称为BIOS或UEFI)存储在基于SPI的闪存
芯片
中。当电源启动时,
处理器
开始在复位向量处执行,该向量指向存储BIOS的内存映射SPI
芯片
。然而,
处理器
如何知道如何从SPI
芯片
中读取?我的意思是,到那时,
处理器
将不知道SPI协议,哪种
芯片
寄存器可以写命令,哪种寄存器可以找到读取的数据。阅读是如何在如此低的水平上发生的?
浏览 9
提问于2020-02-13
得票数 10
回答已采纳
1
回答
如何使用JTag诊断ATSAM3x8E
处理器
?
我有一台3D打印机,使用的是基于arm cortex m3的
处理器
。坐了一段时间后,它甚至不会再通过usb端口在我的电脑上注册。我擦除了
芯片
上的内存,但它仍然不像以前那样在我的pc上显示为com端口。 我开始觉得是静电烧焦了
芯片
还是怎么的。主板上有一个jtag连接器。如何使用JTag连接器
测试
芯片
是否损坏?除了
芯片
,电路板上没有太多其他的东西。任何其他
芯片
都是步进电机之类的驱动器。而且usb看起来是直接连接到cpu的,但不要相信我的话。
浏览 10
提问于2015-05-25
得票数 0
1
回答
在Android上找到移动功能
我更感兴趣的是有关CPU的信息,比如它的处理能力,
芯片
组名称等等。我是在处理这个问题吗:1 MHz蝎子
处理器
,Adreno 205 GPU,MSM8255 Snap巨龙
芯片
组还是这个: 528 MHz
处理器
,高通MSM7225
芯片
组?
浏览 0
修改于2011-10-05
得票数 0
回答已采纳
1
回答
以太网PHY回溯
测试
的编码
我必须在Linux中编写以太网PHY回环
测试
。我从来没有做过,也不知道从哪里开始。经过一番研究,我想出了考试的计划,不知道有没有人能帮我核实一下,给我一些问题的指点。
处理器
->PHY0(
芯片
)->Ethernet开关(
芯片
)内部PHY->PHY 0(
芯片
)->CPU用特定的MA
浏览 10
提问于2011-11-09
得票数 3
1
回答
执行多线程基准
测试
时,不同的内核以不同的频率运行
考虑一个在
芯片
多
处理器
上运行的多线程基准
测试
。当每个线程独立运行时,为什么改变一个内核的频率会影响其他内核的执行时间?请解释一下 谢谢
浏览 1
提问于2013-07-31
得票数 0
4
回答
多CPU、多核和超线程有什么区别?
其主要思想是复制寄存器,以节省上下文切换时间; 这是正确的吗?
浏览 2
修改于2021-08-09
得票数 89
回答已采纳
2
回答
DMA控制器在
处理器
中的用途是什么?
那么,
处理器
芯片
内部的dma控制器有什么用途呢?我也想知道,
处理器
芯片
外部是否有不同的总线(i2c、pci、spi),
处理器
内部是否只有一条总线(AXI)。这是如何工作的?(它不应该导致一些瓶颈)
浏览 3
修改于2015-07-25
得票数 5
回答已采纳
3
回答
内存仲裁器保护多少字节?
在阅读“理解linux内核,第三版”第2章第2.1节时,我遇到了以下陈述:。就像我说的
浏览 3
提问于2010-09-28
得票数 0
2
回答
是Intel的PTT和TPM的等价物
英特尔PTT (英特尔平台信任技术)和TPM
芯片
的功能是否相同? 如果我有一块带有支持PTT的Intel
处理器
的主板,我会有和硬连线的TPM
芯片
一样的功能吗,例如支持裤子等?如何发现特定的英特尔
处理器
是否支持PTT?
浏览 61
修改于2020-09-30
得票数 7
2
回答
ARM微
处理器
的存储空间
在ARM微
处理器
中,唯一可用的存储空间是37个左右的通用和状态寄存器,还是在微
处理器
芯片
中有一个单独的可访问存储空间?例如,在Atmel AVR微控制器中,据我所知,存储器与数据存储器、程序存储器(包含程序存储器)和EEPROM存储器在同一
芯片
内进行内部映射。这是否同样适用于ARM微
处理器
,或者具有ARM微
处理器
的微控制器是否需要单独的外部存储器?
浏览 1
修改于2013-04-18
得票数 0
1
回答
处理器
如何与串行设备通信?
外部电路是否将来自串行设备的信息放入ram中的已知位置以供
处理器
读取?如果是这样的话,是怎么做的?涉及哪些电路和
芯片
?例如,我看过ICL3221CAZ-T这样的
芯片
,它似乎给了我两个针脚来连接我的串行设备,还有两个针脚用于内部通信。这些似乎被称为"TTL/CMOS兼容发送器输入“。使用一个简单的Intel8086
处理器
,我如何让这些东西说话呢? 这一切是如何与标准c库
浏览 9
提问于2020-03-23
得票数 0
1
回答
缓存到缓存延迟的基准
测试
我正在寻找一个能够测量
处理器
的缓存延迟和带宽的基准
测试
。特别是,我需要测量从一个内核到另一个内核的缓存到缓存的时间(包括不同的
芯片
和不同的插槽)。 需要一些在linux上运行的东西。目前,在最新的CPU上显示此类
测试
结果的网页也是一个很好的折衷方案。
浏览 0
修改于2014-11-18
得票数 0
1
回答
芯片
多处理与对称多处理的区别?
在理论上,
芯片
多处理是将多个核心放在同一个硅片上的
芯片
。 对称多处理概念表明,所有核都具有相同的体系结构,并使用共享内存。因此,消费者的多核
处理器
总是和CMP和SMP系统一样,还是也存在具有私有缓存的多核
处理器
(一些关于Google的研究还没有发现类似的东西)。
浏览 0
修改于2015-08-17
得票数 1
回答已采纳
2
回答
如何在苹果M1硅电脑上使用Tensorflow检查图形
处理器
的可访问性?
我在Macbook(arm64,M1
芯片
)上使用Tensorflow 2.4.0,在我想检查M1
芯片
中的图形
处理器
是否可以被Tensorflow使用后,我得到了这个输出:import tensorflow我应该如何使用我的图形
处理器
在M1上加速训练?
浏览 5
修改于2021-01-17
得票数 4
2
回答
如何加强CPU套接字亲和性?
即强制将线程/进程绑定到可容纳多
处理器
芯片
的CPU插座。 这个问题的出现是因为每个
芯片
上的多
处理器
每天都在增加。
浏览 1
修改于2017-08-01
得票数 2
2
回答
在购买
处理器
时,功耗和最小功能的大小有什么关系?
背景:我正在购买
处理器
来在Newegg上构建一个服务器。问:显示
芯片
大小和瓦特值的实质是什么?我应该把重点放在这些价值观上吗? 📷
浏览 0
修改于2013-02-06
得票数 -2
回答已采纳
第 2 页
第 3 页
第 4 页
第 5 页
第 6 页
第 7 页
第 8 页
第 9 页
第 10 页
第 11 页
点击加载更多
领券