首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏Visual Codex

    在Windows环境下编译VPX

    [CREATE] vpx_config.asm [CREATE] vpx_scale_rtcd.h [CREATE] vpx_dsp_rtcd.h [CREATE] vp8 =vp9_lossless_encoder:vpx --dep=decode_with_drops:vpx --dep=tiny_ssim:vpx --dep=test_rc_interface: vpx --dep=simple_decoder:vpx --dep=test_intra_pred_speed:vpx --dep=test_libvpx:vpx --dep=set_maps :vpx --dep=vp9rc:vpx --dep=vpxenc:vpx --dep=vp9cx_set_ref:vpx --dep=vp9_spatial_svc_encoder:vpx --dep=vp8cx_set_ref:vpx --dep=decode_to_md5:vpx --dep=postproc:vpx --dep=twopass_encoder:vpx --dep

    1.7K20发布于 2021-03-20
  • 国产化板卡设计原理图:2018-基于双FT-M6678 DSP的3U VPX的信号处理平台

    一、板卡概述      该板卡是由我公司自主研发的基于3U VPX架构的信号处理板,该处理板包含2片 FT-M6678 DSP芯片,1片 Spartan-3系列XC3S200AN配置芯片,两片DSP分别有 1路RapidIO x4连接至VPX背板,两片DSP之间通过Hyperlink x4和SGMII互联。 ●  DSP1 连接PCIe x2 ,SRIO x4至VPX-P1。 ●  DSP2 连接PCIe2 x2VPX-P1,SRIO x4至VPXP2。 ●  板卡芯片要求工业级。 ●  板卡结构标准 3U VPX大小。 ●  整板冷却,支持加固。 E2PROM测试程序;           ●  DSP的RapidIO接口驱动程序;           ●  DSP的Nor Flash多核加载测试程序; 四、物理特性 ●  尺寸:3U VPX

    31810编辑于 2025-10-14
  • 来自专栏云技术+云运维

    vcenter内嵌和外链数据库的解析

    ;--删除表dbo.VPX_HIST_STAT1; 16. droptable dbo.VPX_HIST_STAT2;--删除表dbo.VPX_HIST_STAT2; 17. droptable dbo.VPX_HIST_STAT3 [VPX_HIST_STAT2]脚本日期:  12/17/2013 15:33:30 ******/ SETANSI_NULLSON GO SETQUOTED_IDENTIFIERON GO CREATETABLE [VPX_HIST_STAT2]( [COUNTER_ID]  [bigint] NOTNULL, [TIME_ID] [bigint]  NOTNULL, [STAT_VAL]  [bigint] NOTNULL [VPX_HIST_STAT2]完成脚本日期:  12/17/2013 15:33:30 ******/ USE [VCDB] GO /****** 重建表对象:Table [dbo]. 使用以下命令提交新架构到MySQL数据库服务器。

    2.1K20发布于 2019-10-29
  • 来自专栏DDD

    架构架构2

    最近闲了,看了几次李运华关于架构的视频,不禁再次反问架构是什么?架构师的职责是什么? 对于这两个问题,之前也总结过一篇《架构架构师》[1],再结合他的专栏文章和视频,补充一下 架构 李运华给架构的定义:软件架构指软件系统的顶层结构,缩句成架构指结构,而结构的修饰语蕴含了太多东西,抽象不够直白 ,得行多少路,抽象了多少回,才有的认知,所以我也不打算靠记忆了,不过对于模块和组件的认知很独到 虽然架构定义众家纷说,但对于如何描述架构还是有共识的,那就是“4+1视图”,在《架构架构师》[2]也描述了 架构师在国内,大多时候可能不是个岗位,而是个角色。大厂还有架构师一说,小厂难得有专职架构师,所以架构师职能还得多多取经大牛,学习一下大牛 架构师能力模型 ? 这个过程,回顾最近几个系统设计的确是这样的 1.业务方提出一个业务,刚开始可能只是个目标,轮廓2.与业务方、产品不停的交流,交流得越深入,需求就越明确3.理解业务并明确需求后,划分模块,不管是传统画ER

    56210发布于 2021-03-23
  • VPX处理板设计原理图:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信号处理卡 C6678板卡, XC7VX690T板卡,

    一、概述 本板卡基于标准6U VPX 架构,为通用高性能信号处理平台,系北京太速科技公司自主研发。 1000BASE-T千兆以太网至前面板; DSP连接一路1000BASE-T千兆以太网至VPX P4; DSP连接PCIe x2VPX P2; FPGA外挂两簇DDR3,每簇容量4GB, GTH x8至VPX P1; FPGA 连接GTH x4至VPX P2; FPGA 连接一路QSFP+至前面板;光口速率40Gbps; DSP和FPGA通过 SRIO x4 @ 5.0Gbps 七、采集存储计算一体应用 本应用模式,是通过VPX 进行扩展后板,接入四路M.2的固态硬盘存储。每块存储盘与FPGA之间采用PCIE3.0 x4接口,可将单块存储盘的性能都得到充分发挥。 例如:单盘持续读写带宽≥2GB/s,则单盘的存储阵列持续读写带宽≥2GB/s;当多块盘并行工作时,存储阵列读写带宽成指数增长,2块盘则≥4GB/s,4块盘则≥8GB/s,以此类推。

    50310编辑于 2025-10-10
  • 高速图像采集基带信号处理卡:3-基于双TMS320C6678+双XC6VSX315T的6U VPX高速数据处理平台

    一、板卡概述  板卡由北京太速科技自主研发,基于VPX架构,主体芯片为两片 TI DSP TMS320C6678,两片Virtex-6 XC6VSX315T-ff1156 FPGA,1个RapidIO FPGA片外挂接2簇32bit DDRIII SDRAM,大容量支持2GB。每片FPGA还通过EMIF总线连接一片TMS320C6678型8核心DSP。 数据传输链路;具备I2C接口,实现系统功耗、状态管理;可以接入VPX P0参考时钟进行工作;通过VPX P0接口定义板卡编号GA[5:0],并设置网络MAC,DSP 网络均可配置交换功能。 总线与中断资源每片Virtex-6 FPGA对VPX连接28bit LVDS每片Virtex-6 FPGA对VPX连接12bit LVCMOS-18每片Virtex-6 FPGA对VPX连接8X GTX P2;三、软件系统   1) 支持PCIe驱动。  

    12210编辑于 2026-03-05
  • 国产化板卡设计原理图:2274-基于FMC接口的JFM7VX690T36的3U VPX信号处理板

    一、板卡概述      本板卡系我司自主研发的基于3U VPX导冷架构的信号处理板,适用于高速图像处理等。芯片采用工业级设计。该处理板包含1片 FPGA-JFM7VX690T36。 VPX接口连接4组x4 GTH,24组LVDS,一路RS422,一路1000Base-T。板卡的电气与机械设计依据VPX标准(VITA 46.0),支持导冷,能够满足用户在特殊环境下的使用需求。 二、功能和技术指标: 板卡功能参数内容主处理器JFM7VX690T36板卡标准VPX VITA 46.0电气规范PCIe 2.0,3.0 X4FMC接口FMC  ANSI/VITA 57.1 – 2008 LA,HA,HB全部接口和DP0~DP7 8路高速接口板载缓存两组DDR3,每组512Mx64bit(4GB), MT41K512M8RH-125-IT加载FlashBPI加载模式,BPI Flash 2GbVPX 接口P1: GTX x16, 支持PCIe、SRIO协议P2: LVDS x24,一路RS422,一路1000Base-T仿真器接口1x 6Pin JTAG接口,间距2.54mmLED两个,电源状态指示灯

    23910编辑于 2025-11-04
  • 来自专栏ops技术分享

    Angular 2 架构(下)

    ---- 服务(Services) Angular2中的服务是封装了某一特定功能,并且可以通过注入的方式供他人使用的独立模块。 服务分为很多种,包括:值、函数,以及应用所需的特性。

    3.2K20发布于 2021-07-26
  • 来自专栏ops技术分享

    Angular 2 架构(上)

    Angular 2 应用程序应用主要由以下 8 个部分组成: 1、模块 (Modules) 2、组件 (Components) 3、模板 (Templates) 4、元数据 (Metadata) 5、数据绑定 实例 @Component({ selector : 'mylist', template : '<h2>菜鸟教程</h2>' directives : [ComponentDetails

    2.2K10发布于 2021-07-26
  • 来自专栏charlieroro

    Cilium架构 (Cilium 2)

    Cilium架构 译自:http://docs.cilium.io/en/stable/architecture/ 本文档描述了Cilium的架构

    2.5K21发布于 2020-04-24
  • 来自专栏java学习java

    MySQL逻辑架构2

    缓冲池的预读特性: 2. 查询缓存 那么什么是查询缓存呢? 查询缓存是提前把 查询结果缓存 起来,这样下次不需要执行就可以直接拿到结果。 set global innodb_buffer_pool_size = 268435456; 3.4 多个Buffer Pool实例  innodb_buffer_pool_instances = 2 这样就表明我们要创建2个 Buffer Pool 实例。

    61820编辑于 2022-11-15
  • 高速图像采集卡设计方案:2-基于6U VPX的双TMS320C6678+Xilinx FPGA K7 XC7K420T的图像信号处理板

     综合图像处理硬件平台包括图像信号处理板2块,视频处理板1块,主控板1块,电源板1块,VPX背板1块。 采用6u VPX架构。芯片满足工业级要求,板卡满足抗震要求。         视频信号处理板卡负载对视频信号进行处理,返回或输出。 DSP与K7直接通过RapidIO x4模式互联,支持4 x 3.125 Gbp速度,DSP 与K7 通过I2c,SPI,Uart,GPIO接口互联。 每片6678的SGMII-1通过PHY芯片,连接到VPX-P4。每片6678的PCIe x2 连接至VPX-P3。 K7的 GTX x20 分别连接至 VPX的P1,P2,P3接口K7的LVDS x10 连接至VPX-P5。K7 输出两组422信号连接至VPX-P4。

    18810编辑于 2026-02-09
  • 来自专栏学习笔记持续记录中...

    应用的架构演变(2

    应用的架构演变图 ? 上图描述了从单一应用架构-->垂直应用架构-->分布式服务架构-->流动计算架构,应用的发展演变过程 单一应用架构 当网站流量很小时,只需一个应用,将所有功能都部署在一起,以减少部署节点和成本。 ,降低了维护和部署的难度,团队各司其职更易管理性能扩展也更方便,更有针对性 缺点: 每个应用的完整性,比如页面的修改都要重新部署,没有做到界面+业务逻辑的实现分离 2.每个应用无法做到完全的独立,比如订单可能要用到用户的信息 分布式服务架构图 分布式服务架构拆分不同的功能业务,并且不同的功能页面又将界面与业务逻辑分离,业务逻辑和界面是部署到不同服务器,不同的服务器之间的服务调用通过RPC(远程过程调用)调用(同一台服务器是简称件通信 流动计算架构图 流动计算架构引入调度中心,维护注册中心的所有服务调用关系,实时管理服务集群,根据不同的服务的访问请求量调整服务器数量,并且根据相同服务不同服务器请求的数量调整下次访问哪台服务器处理请求,

    1.1K20发布于 2020-03-17
  • 来自专栏大数据进阶

    flink系列(2)-基础架构

    上一篇从宏观上说了一些基础组件,这一篇,我们来说一下flink架构中涉及的一些组件 ? 和大多数的分布式系统一样,flink也是分层的,每一层所包含的组件都提供了抽象接口,用于服务于上层组件。 Deploy, core,APIS & Libraries Deploy: 该层主要涉及了Flink的部署模式,Flink支持多种部署模式:本地、集群(Standalone/YARN)、云(GCE/EC2

    51630发布于 2019-09-17
  • 来自专栏cloudskyme

    shiro(2)-架构与配置

    } 2,使用注释方式  判断用户是否有 创建账户权限 //Will throw an AuthorizationException if none //of the caller’s roles imply 然后看一下详细的架构图: ? Subject (org.apache.shiro.subject.Subject) 主题:与系统交互的第三方如(用户,cron服务,第三方应用)等。 available to the entire application via static memory: SecurityUtils.setSecurityManager(securityManager); 2, 1800000); 引用其它的属性 sessionListener1 = com.company.my.SessionListenerImplementation ... sessionListener2 anObject.mapProperty = key1:$object1, key2:$object2 2) [users] 在用户比较少的情况下这种配置信息是有效的 [users] admin =

    1K110发布于 2018-03-20
  • 来自专栏linux技术分享

    mysql架构sql基础2

    查询中国广东省城市信息 select * from city where countrycode='CHN' and district='guangdong'; from 表名 where 条件1 and 条件2 group_concat() 统计每个国家有多少城市 select countrycode,count(*) from world.city group by countrycode; 1先from 表拿数据 2 加起来 统计每个国家的人口总数 select countrycode,sum(population) from world.city group by countrycode; 1先from 表拿数据 2然后 select countrycode,count(*) ,group_concat(name) from world.city group by countrycode; 1会将原表数据页取出来 2按照 select student.sname,count(*) from student join sc on student.sno = sc.sno group by student.sno; 2

    54441编辑于 2021-12-24
  • 来自专栏全栈程序员必看

    J2EE架构简介_手机架构

    J2EE 体系结构简介 J2EE (Java 2 Platform, Enterprise Edition)即Java2平台企业版,它提供了基于组件的方式来设计、开发、组装和部署企业应用。 JavaBean组件架构 在服务器和客户端两层中也可能包括了基于JavaBean的组件架构,通过JavaBean来实现数据的流动,可以是在应用程序客户或Applet与运行在 J2EE服务器上的组件之间 归纳几个概念: ① EJB : 即Enterprise JavaBean,一种组件架构,用于开发和部署面向对象的、分布式的、企业级的应用程序。 所开发的应用程序使用EJB架构来实现可扩展性及管理事务和安全。 其中,EJB容器和Web容器都运行在J2EE服务器中。 ④ J2EE: 即Java 2 Platform Enterprise Edition,Java 2 平台企业版。

    1.5K30编辑于 2022-11-10
  • 来自专栏数商云贸

    大型网站架构系列:电商网站架构案例(2)

    电网网站架构案例系列的第二篇文章。主要讲解网站架构分析,网站架构优化,业务拆分,应用集群架构,多级缓存,分布式Session。 网上商城系统网站一般需要做以下架构优化(优化是架构设计时,就要考虑的,一般从架构/代码级别解决,调优主要是简单参数的调整,比如JVM调优;如果调优涉及大量代码改造,就不是调优了,属于重构): 业务拆分应用集群部署 拆分后的架构图: 参考部署方案2 (1)如上图每个应用单独部署 (2)核心系统和非核心系统组合部署 6.2应用集群部署(分布式,集群,负载均衡) 分布式部署:将业务拆分后的应用单独部署,应用直接通过RPC (理论上是1:2即可)。 根据业务特性可使用以下缓存过期策略: (1)缓存自动过期; (2)缓存触发过期; 6.4单点登录(分布式Session) 系统分割为多个子系统,独立部署后,不可避免的会遇到会话管理的问题。

    2.4K41发布于 2019-05-09
  • 来自专栏前端博客

    Taro架构构析(2):Taro 设计思想及架构

    为何我们要用 React 来写小程序 - Taro 诞生记 https://aotu.io/notes/2018/06/25/the-birth-of-taro/index.html转载本站文章《Taro架构构析 (2):Taro 设计思想及架构》,请注明出处:https://www.zhoulujun.cn/html/webfront/AppDev/taro/8497.html

    96710编辑于 2023-04-09
  • 来自专栏嵌入式ARM和Linux

    MIPS架构深入理解2-MIPS架构体系

    MIPS V: 添加了2个奇怪的SIMD浮点操作指令,但是没有具体的CPU实现。大多是作为MIPS64架构的可选部分-单精度对(paired-single)-出现。 我们或多或少地已经接触过汇编语言,下面是MIPS架构的一小段汇编代码: # 注释 entrypoint: # 标签 addu $1, $2, $3 # 基于寄存器的加法, 2.5.2 非对齐load和store MIPS架构的load和store操作必须是对齐的,halfword加载以2字节为边界,32位以4字节为边界。 下图是32位架构下的内存布局: 从上图可以看出,将内存空间分为了4部分: kuseg(地址范围0x0000.0000–7FFF.FFFF,低2GB): 用户态使用的地址空间。 而在64位MIPS架构CPU中,寄存器的位数是64位,所以可以访问的地址空间是2^64,这样巨大的地址空间可以任由我们分配,如下图所示。

    6.9K20编辑于 2022-08-15
领券