首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏光芯前沿

    Alphawave Semi的CPO报告(二):CPO的应用

    搬运一个Alphawave Semi公司首席技术官Tony Chan Carusone在2023年的关于CPO的报告,这家公司本身是做高速Serdes和Chiplet的,这个报告也类似于Tutorial 的性质,不过介绍得蛮清楚的,把CPO的发展和演进及未来挑战都做了客观的呈现。 以下是直接将演讲者的发言原文直接翻译,分成四个部分,分别介绍背景,CPO的应用场景、机遇与挑战以及光/电/封装的协同优化。以下为第二部分的翻译。 但问题是,这给专用集成电路带来了沉重负担,因为它是一个进行大量数据运算的芯片,需要用非常先进的nm级 CMOS 技术来实现,而现在却要求这个芯片还要容纳一堆带宽高达数十GHz的放大器,可这些技术原本不是用来做这个的 最后一种情况,就是利用硅光子的光电集成例如GF的 45 nm CMOS 加硅光子学技术就是一个例子。

    56500编辑于 2025-04-08
  • 来自专栏光芯前沿

    Alphawave Semi的CPO报告(三):CPO的机遇与挑战

    搬运一个Alphawave Semi公司首席技术官Tony Chan Carusone在2023年的关于CPO的报告,这家公司本身是做高速Serdes和Chiplet的,这个报告也类似于Tutorial 的性质,不过介绍得蛮清楚的,把CPO的发展和演进及未来挑战都做了客观的呈现。 以下是直接将演讲者的发言原文直接翻译,分成四个部分,分别介绍背景,CPO的应用场景、机遇与挑战以及光/电/封装的协同优化。以下为第三部分的翻译。 ,把硅光子学技术融入进去,采用不同的激光技术来降低功耗并相互竞争,能制造出 50 Tbps、100Tbps交换机的公司非常少,屈指可数,而在这种新模式下,还是这几家公司,它们也将负责所有的光学研发工作, 当然,封装技术需要不断发展来跟上这个需求,这是好事,意味着这个芯片间链路缓解了瓶颈问题,其他瓶颈问题才会成为限制因素,这是好的方面。

    47700编辑于 2025-04-08
  • 来自专栏硅光技术分享

    Broadcom的CPO进展

    前段时间,关于TSMC和Nvidia、Broadcom合作开发硅光技术的新闻引起了大家的广泛关注。巨头们的强强联合,必定会对硅光产业带来深远的影响。 Broadcom是目前仅有的几家发布CPO产品的公司,这篇笔记主要介绍下其CPO技术上的进展与细节。 Broadcom的硅光CPO产品如下图所示。 (图片来自文献1) 以上是对Broadcom硅光CPO技术的简单介绍,主要有三个特色:1)采用在EIC上TSV last的方案进行3D封装方案;2)通过双透镜阵列实现可插拔光学连接器;3)采用外置可插拔光源模块的方案 一方面我们看到了Broadcom的技术方案,可以借鉴参考,更重要的是他们为何没有选择其它方案,这背后的考虑。 对于产品来说,更偏向于选择风险低、技术成熟度高、良率高的路线,采用TSV-last、可插拔光连接器和外置光源,应该都是基于这一点的考量 参考文献: 1. K.

    2.7K31编辑于 2023-10-23
  • 来自专栏光芯前沿

    Alphawave Semi的CPO报告(一):CPO的发展背景

    搬运一个Alphawave Semi公司首席技术官Tony Chan Carusone在2023年的关于CPO的报告,这家公司本身是做高速Serdes和Chiplet的,这个报告也类似于Tutorial 的性质,不过介绍得蛮清楚的,把CPO的发展和演进及未来挑战都做了客观的呈现。 以下是直接将演讲者的发言原文直接翻译,分成四个部分,分别介绍背景,CPO的应用场景,机遇与挑战以及光/电/封装的协同优化。以下为第一部分的翻译。 CPO这个领域非常火热,目前有大量的研发工作正在进行,备受重视,也令人振奋,这是理所当然的,因为它是一项令人激动的技术。 它有可能降低成本,因为使用多个较小的芯片裸片而不是一个大芯片,芯片良率会提高,还能在系统的某些部分使用旧一些的技术,这样设计和制造的成本会更低,通过结合不同技术,针对不同功能使用最适合的技术,还能在一个封装内实现新的功能

    35500编辑于 2025-04-08
  • 来自专栏光芯前沿

    Furukawa的VCSEL CPO方案

    该项目始于2021年,于2025年3月结题,核心目标是通过共封装光学(CPO技术降低数据中心链路功耗。 创新硬件技术 开发超紧凑VCSEL收发器、CPO板及交换机服务器原型,目标是将链路功耗从传统可插拔光模块的20pJ/bit降至7.3pJ/bit(CPO方案)。 2. - 技术特点:多模光纤支持短距离高速率传输,适合AI服务器内部的GPU-交换机互连。 四、分阶段技术验证与关键成果 1. 由于传输线长度加倍,我们以6 dB衰减点对应3 dB带宽。25 Gbaud测试板的带宽为17.2 GHz,50 Gbaud板带宽为27.1 GHz,串扰低于-30 dB,满足要求。 六、结论 古河电工在NICT B5G Brighten项目中,通过超紧凑VCSEL收发器技术创新,在25-56Gbaud速率范围内实现了低至4.5pJ/bit的链路能量,验证了CPO技术在AI

    76911编辑于 2025-05-22
  • 来自专栏硅光技术分享

    Broadcom的CPO进展(续)

    前面根据ECTC 2023的会议文章,介绍了Broadcom的CPO技术(Broadcom的CPO进展)。 但文中的CPO产品并不是Broadcom最新一代CPO,最近凑巧在Linkin上划水时看到了一张图片,涉及到了博通最新一代51.2T CPO产品的一些技术细节,这里和大家分享一下。 FOWLP技术原本是为了解决随着芯片面积的减小和I/O接口数的增多,导致芯片内无法提供足够多空间放置I/O接口的难题。 借助FOWLP技术,在molding中制作VIA,同时给EIC和PIC供电。在FOWLP流程中,需要对edge coupler区域做特殊保护。 厂商合作,从而得到CPO生态系统的支持。

    2.9K31编辑于 2023-11-03
  • OFC 2025: LPO vs CPO

    整体上看来,对于单波100G的情况,传统可插拔光模块的能效比在20pJ/bit, LPO模块的功耗降低一半,能效比约为10pJ/bit左右,而CPO方案的能效则进一步降低,在6-7pJ/bit。 在电学损耗为22dB时,不需要使用CTLE功能,两种方案都可以实现BER<1e-6。 比较有趣的是,Andy大佬在OCP 2018年邀请报告里提及了CPO技术,当时还是比较认可CPO技术路线的,但是需要较长时间的持续投入,"This is a multi-year project, let 而对于CPO技术,风浪大,收益也大,需要克服多个领域的工程难题,make it ready for deployment。 AI互联场景下对带宽密度、功耗、延迟等要求都非常高,可能CPO是唯一的技术选择,迎难而上是更好的选择。LPO与CPO是相互竞争,还是长期共存,应用在各自所擅长的场景?

    2.4K10编辑于 2025-06-21
  • 来自专栏光芯前沿

    京瓷:CPO模块的无源对准电光同步安装(SIEOM)技术

    传统电互连与板级光模块已难以满足这一诉求,而共封装光学(CPO技术通过将光电转换器与CPU、GPU等处理单元(xPUs)近距离集成,缩短电互连路径,实现了功耗降低与带宽密度提升,成为行业关注的焦点。 2023年,光互联论坛(OIF)发布实施协议(IA),明确了CPO模块的结构与传输条件,为技术标准化与产业化奠定基础。 一、CPO模块核心结构设计 CPO模块的结构设计严格遵循OIF IA文档标准,核心由光电转换单元与集成波导的基板构成。 六、结论 SIEOM技术的研发成功,突破了传统倒装芯片键合仅适用于电连接的局限,实现了CPO模块中光电转换器与聚合物波导的同步电光互连。 实验证实,SIEOM技术可将面内对准精度控制在±5 μm以内,光电耦合损耗低至0.3 dB,满足32 Gbps NRZ传输的性能要求,为CPO模块的标准化量产提供了高效、可靠的技术方案。

    30310编辑于 2026-02-03
  • 来自专栏光芯前沿

    台积电报告:基于CoWoS®与COUPE集成的先进CPO技术突破

    Hou博士,于2025年8月在中国台湾台北举办的OCP APAC会议上发表的Keynote报告,聚焦异构芯片集成与先进共封装光学(CPO技术,旨在为HPC(高性能计算)/AI领域提供性能与能效突破方案 报告首先介绍两大核心技术平台:一是CoWoS®,作为通用型2.5D封装技术,按中介层尺寸分为CoWoS-S/L/R等版本,可实现逻辑芯片与多颗HBM(高带宽内存)的高效集成,是HPC/AI加速器的关键异构集成支撑 ;二是COUPE,基于台积电SoIC®堆叠技术的紧凑型通用光子引擎,通过将EIC(电集成电路)与PIC(光子集成电路)堆叠,具备小尺寸、高功率效率优势,晶圆级测量显示其净插入损耗(IL)为0,1D光栅耦合器 报告核心围绕二者集成的CPO封装展开,指出该方案相较传统铜布线(Cu Wire)、可插拔式光引擎(OE),功耗未来可降至>2pJ/bit(传统可插拔方案>10pJ/bit),延迟仅为传统方案的<0.05X 报告最后总结,CoWoS®与COUPE的集成将推动HPC/AI组件进入功耗与性能新纪元,同时强调需通过供应链创新与合作,满足下一代硅光子CPO的高带宽要求。

    1.5K12编辑于 2025-09-03
  • 来自专栏光芯前沿

    Ranovus:共封装光学(CPO技术演进与AI计算生态的革新之路

    性能增长失衡       AI算力需求呈指数级爆发:英伟达H100 GPU的浮点运算能力20年内增长6万倍(3倍/2年),但DRAM带宽仅增长100倍(1.6倍/2年),互连带宽仅增长30倍(1.4倍/ RANOVUS的ODIN® CPO技术将功耗降至传统方案的1/3(3MW),尺寸与成本压缩至1/10,预计2027年开始,CPO使能大规模AI集群的计算+存储+光互连将会到来。 三、CPO技术图谱:从芯片设计到生态落地的多维竞争 1. 技术路线分化:XPU-CPO vs Switch-CPO - XPU-CPO:聚焦算力单元集成,如RANOVUS 2024年推出的ODIN® ASOE系列,内置激光源版本功耗低至4pJ/bit,外置版本则为 RANOVUS作为少数覆盖全AI计算细分领域(商用、定制、晶圆级)的CPO厂商,其技术路线被视为行业标杆之一。

    97100编辑于 2025-07-08
  • 来自专栏光芯前沿

    NTT共封装光学(CPO)深度解析:技术背景、挑战与未来路径

    本文基于NTT Innovative Devices的Wataru Ishida在2025年OCP APAC会议上的技术分享,系统梳理了CPO技术背景、核心挑战、关键特性及未来前景。 这一特性对CPO的散热设计提出了严苛要求——如何将激光器与热源隔离,成为技术突破的关键。 五、Retimers、LPO与CPO技术路径的对比 在高速互联技术演进中,Retimers、LPO(Linear Pluggable Optics)与CPO代表了不同的技术选择,各有其局限性与优势 九、CPO应用案例:102.4T以太网交换机 Broadcom基于Tomahawk 6芯片的102.4T以太网交换机,展示了CPO的实用化潜力: - 功耗降低50%:得益于高效直接液冷设计 对于行业而言,当下的核心任务是凝聚共识,推动标准化与实用化技术的突破,让CPO从“潜力技术”真正转化为“生产力工具”。

    3.8K11编辑于 2025-08-12
  • 来自专栏光芯前沿

    Furukawa玻璃波导基板高密度CPO光纤连接器技术

    会议发表了一篇题目为High Density Multiple Series Optical Connector for Glass Waveguide Substrate 的文章,介绍了一款面向玻璃基板CPOCPO技术背景下的光互连需求       共封装光学(CPO技术通过将光收发器与交换ASIC集成于同一基板,实现下一代数据中心低功耗高容量的交换功能。 实际应用中,光子集成电路(PIC)与光纤的连接需满足三大要求: - 可拆卸性:避免封装过程中光纤处理的复杂性,需移除光纤侧连接器端子 - 回流兼容性:CPO基板的回流焊工艺要求连接器耐260℃高温 - 高密度集成:玻璃基板因低介电常数(高频传输优势)、低翘曲(<5μm)及低热膨胀系数(2.8ppm/℃),成为CPO优选基板之一,需适配其边缘的多通道光连接。 ◆ 结论       Furukawa研发的超小型可分离光连接器可实现玻璃基板上的多通道高密度连接,具备低插入损耗、高稳定性和耐久性,适用于CPO技术需求。

    75900编辑于 2025-07-04
  • 来自专栏光芯前沿

    Semianalysis共封装光学(CPO)专题报告(四):当下与未来的共封装光学(CPO)产品

    CPO交换机,包含16个6T光引擎——交换机ASIC基于台积电N3工艺制造,单封装带宽达102.4T/秒。 博通采用Micas、Celestica等合同制造商(CM)进行机箱组装;此外,据报道,NTT Corp正采购博通TH6裸片,利用非博通供应的专有光引擎和光学解决方案,自行构建CPO系统——这一方案扩大了基于 TH6CPO系统的商业机会,推动了更开放的供应商生态系统。 博通TH6-Davisson 102.4太比特/秒以太网交换机亮点 - Davisson CPO支持200G每通道PAM4调制 - 16×6.4太比特/秒光引擎小体(DR光模块) - 10U机箱,液冷( 尽管博通在CPO领域拥有最多经验,但这种技术方案的转变意味着,博通必须在某些技术方面重新开始——问题在于,台积电能为博通的设计提供多少支持,以降低设计难度。

    2.5K21编辑于 2026-01-13
  • CPO时代来临——Nvidia公司CPO交换机的一点分析

    虽然大会前期已经有很多小道消息,但是看到最终的产品与技术方案,小豆芽还是受到了很大的震撼。这篇笔记主要分析下一些技术细节,方便大家参考。如果有不准确的地方,希望大家不吝指出! 每三个光引擎组合成一个模组,单颗switch芯片配置6个模组,如下图所示,总带宽为28.8Tbps(1.6*3*6)。 电芯片方面,采用TSMC 6nm工艺,包含2.2亿个晶体管,EIC减薄后hybrid-bonding到PIC上,PIC去除掉硅衬底,并在芯片内加工出小的金属TDV(through dielectric 对于CPO交换机和微环调制器,这两项技术都不是最新的idea, 但它们的组合带来的能效提升,大大降低了AI集群中在网络连接上的功耗与成本。这也是Nvidia大力推动该技术落地的初衷。 CPO不仅仅是光电芯片设计,涉及到先进封装、激光器、光封装、结构设计、散热等多个技术难点,Nvidia利用其一流的供应链,整合了多方技术力量,最终实现了基于MRM的CPO交换机量产,开启了CPO时代!!

    3.5K11编辑于 2025-06-09
  • 来自专栏云计算linux

    ES6技术

    ES6技术 一.ES6基础和语法 1.JavaScript和ECMAScript的关联 JavaScript之前是LiveScript,具体的资料,大家自己查一下百度。 ECMA第39号技术委员会 (TC39): 负责制定和审核ECMA-262标准,成员由业内的大公司派出的工程师组成,目前共25个人。该委员会定期开会,所有的邮件讨论和会议记录,都是公开的。 ES6泛指ES6之后的版本,再往后,ESNEXT。 padStart(数字>=字符串长度,补全的字符) console.log(str.padEnd(5).length); 7.2 模板字符串 反引号 嵌入变量写法 运算操作 调用函数 用途 ES6增加一个新的技术 接下来,看看ES6是如何写的呢? 6.2 ES6类的定义: <!

    43710编辑于 2024-12-19
  • 来自专栏光芯前沿

    硅光与CPO的稳健制造:行业全链条技术协同与挑战解析

    多芯光纤工作组(Fujikura/AFL公司 Nickhil Angra主席):开发多芯光纤技术,材料消耗减少75%,目标应用于收发器及共封装光学(CPO),相关技术章程进入成员投票阶段。 3. 核心封装光学(CPO)工作组(ColorChip 公司 Bryan Hall主导):针对CPO技术落地挑战,推动生态系统驱动的标准化,减少封装方案差异化。 4. 四、先进封装技术:IBM的CPO创新与挑战 (一)3D封装技术架构与高密度集成实践 IBM凭借其在半导体先进封装领域的深厚积累,构建了覆盖“研发-制造-测试”的全流程技术体系: - 光学互连技术突破: 在共封装光学(CPO)场景中,IBM采用多层聚合物波导扇出,实现最高能达到128通道/连接器的高密度光学互连,较传统方案提升6倍带宽密度(51fiber/mm)OFC 随着CPO、多芯光纤等技术的成熟,光子集成有望成为数据中心物理层的核心基础设施,为人工智能的持续突破提供底层支撑。

    88210编辑于 2025-05-18
  • 来自专栏光芯前沿

    OFC 2026:Lightmatter的CPO全栈技术突破与产业生态一览

    ◆ OFC 2026前夕:Lightmatter四大核心技术与产业动作集中发布 在OFC 2026开幕前,Lightmatter于2026年3月11日-12日密集发布四项重磅公告,覆盖CPO ◆ OFC 2026技术论文深度解析 本届OFC上,Lightmatter将发布两篇核心技术论文,均聚焦于硅光CPO链路的核心性能突破,分别针对链路余量提升与单光纤带宽密度两大行业痛点,完成了业界首创的实验验证与性能测试 饱和性能:输入1dB压缩点为6dBm,对应输出1dB压缩点为19.5dBm; 4. 仿真匹配:基于VPI Photonics软件搭建仿真模型,器件长度6mm、载流子寿命150ps、平坦增益谱,仿真结果与实验结果高度吻合。 ▲ 链路性能测试结果 1. 本次分享将聚焦AI算力向百亿亿次及以上发展的过程中,光子技术作为核心使能者带来的底层变革,分析从PIC、AI算力Pod到AI工厂全链路的数据传输挑战,探讨硅光技术、线性光学与CPO、光交换(OCS)等先进光互连技术的最新突破

    39010编辑于 2026-04-03
  • Broadcom CPO交换机的最新动态

    CPO交换机。 博通采用的是TWMZM方案,没有像Nvidia那样直接采用MRM方案(Nvidia与Broadcom CPO方案的对比,可以参看CPO时代来临——Nvidia公司CPO交换机的一点分析)。 (图片来自文献1) 整个CPO交换机512个通道的TDECQ都在2dB以下,pre-FEC BER数据如下图所示,满足协议的要求,灵敏度约为-6dBm。 ,Broadcom为此推出了BiDi CPO方案。 不知道今年的标题会不会变成"We need CPO now! "。看起来,随着Nvidia、Broadcom这些巨头们在CPO交换机的布局与推进,CPO交换机的到来与应用已经是必然趋势。

    1.7K11编辑于 2025-06-09
  • Broadcom CPO的可靠性测试结果

    在今年的ECOC会议上,Meta发表了其对Broadcom CPO系统的一系列评估测试结果, 从使用方的角度考察评估了CPO交换机的各项性能。 Meta在其数据中心规模化部署CPO交换机,下图中共8个机架,每个机架内放置7台CPO交换机。 作为对比,不同vendor家的FR4*2光模块的功耗在15mW左右,采用CPO后,功耗降低了65%。而与LPO方案相比,CPO方案节省约35%功耗。 Broadcom此前在6月份的一次OCP webinar讨论中展示了其可靠性测试的进度,如下表所示。可靠性测试主要包含5大项,包括激光器芯片、可插拔激光器模块、PIC芯片、光连接器和电互联的可靠性。 这一系列可靠性数据的收集,是CPO技术发展历程中的重要里程碑,充分证明了CPO方案在数据中心/智算中心部署的可行性,回答了产业界对其reliability的质疑。

    69610编辑于 2025-11-13
  • OFC 2025: CPO的可制造性

    由于Nvidia CPO交换机的重磅发布,#CPO 技术受到了业界广泛的关注。 可插拔光学连接器 可插拔光学连接器(detachable optical connector)的开发,是CPO可测试性的必要条件,因此每家公司都花费了较多的资源开发这一技术。 以上是对CPO可制造性这一workshop讨论的简单整理。CPO作为硅光技术的最为耀眼的一颗明珠,在大量部署应用前,需要攻克多个技术难题。 CPO的可测试性、可靠性、可插拔光学连接器与大批量组装方案,是大家比较关注的方向。虽然每家公司的技术路线目前并不完全一致(未来是否会形成统一标准?),但是涉及到的问题是共性的。 而为了提高良率与降低成本,采用便于大批量生产组装的方案,采用晶圆级的先进封装技术

    80810编辑于 2025-06-09
领券