首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • PCIe收发卡设计资料:611-基于VU9P的2路4Gsps AD 2路5G DA PCIe收发卡

    一、板卡概述      基于XCVU9P的5Gsps AD DA收发PCIe板卡。 该板卡要求符合PCIe 3.0标准,包含一片XCVU9P-2FLGA2014I、2组64-bit/8GB DDR4、2路高速AD, 2路高速DA,支持外触发,外时钟。 板卡工作温度范围0到60℃,板卡设计加工包含散热装置,支持服务器风冷散热。软件包括接口测试软件,支持甲方应用开发。 以上程序提供测试用例,测试方法,测试报告及使用说明书 (备注:甲方提供软件测试验收的服务器,以保证后续使用的兼容性)  VX: orihard2014PCIe收发卡, VU9P板卡, PCIe板卡,  高速AD板卡AD DA收发卡

    18910编辑于 2025-11-13
  • 来自专栏FPGA开源工作室

    FPGA+DSP的高速AD采集处理开发详解

    Kintex-7 FPGA使用SRIO IP核作为Initiator,通过AD9613模块采集AD数据。 AD采集处理案例视频 2 案例框图 ? 3 案例演示 硬件连接 (1) 将创龙AD9613高速AD模块TL9613/9706F(此模块集成高速DA,DA芯片为AD9706)通过FMC接口与评估板连接。 ? (3)FIFO写控制 因为AD9613输出的AD数据为双通道的24bit,所以分别将两个通道的数据补成16bit。然后保存到data_in_store中。 因为FIFO的位宽64bit,而上个步骤将AD的双通道数据补成了32bit,所以每存够两个32bit的AD数据,凑成64bit的data_in_store,再使能fifo_wr_en信号,把64bit的数据写入

    4.5K41发布于 2020-06-22
  • 高速数据采集卡设计方案:886-基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

    对主机接口采用PCIe Gen4x8,配合PCIe DMA传输,支持高速数据采集和传输。 二、产品特性: ●  基于Zynq RFSoC系列FPGA,支持8路最高5G ADC和8路最高9G的DAC; ●  支持外部时钟输入1路, 外触发,外同步各1路; ●  PL 1组64 bit 2400M DDR4,支持PL部分高速存储和处理。 3,RF硬件控制,用于控制板卡上PLL,ADC和DAC控制。4,AD数据接口模块,实现AD数据采集入PL;5,DA数据接口模块,实现DDS数据或者AD采集数据环回DA播出。 标签: AD9268板卡, ADRV9009子卡, PCIE卡, 采集计算管理, 模拟信号源PCIe卡, 无线通信卡

    56910编辑于 2025-11-13
  • 图像信号分析处理卡设计方案: 536-基于FMC接口的XCZU7EV 通用PCIe卡 视觉处理卡 工业控制卡

    ;7、板卡PS支持USB3.0,DP显示接口8、板卡PS支持Can,IO,Uart,SPI接口9板卡+12V供电,支持工业级芯片,满足-25℃到+65℃工作。 实现PS,PL各路接口测试,目前完成PCIe功能开发,千兆网,万兆网的开发,FMC接口匹配公司视频,AD类子卡,有充分的接口互联软件,基础软件功能免费提供,高端软件及复杂软件进行定制。 通过GTH扩展不同的外部设备,实现多路AD,DA的信号接入,图像的接入。实现震动信号、电力信号,音频信号,图像信号的分析处理。 四、板卡存储采集应用      板卡可以把PCIe 金手指部分,通过底板连接一个 PCIe固态硬盘卡。构建一套嵌入式的高速存储解决方案。      双盘存储,可以到4GB/s,FMC扩展接入,AD,图像等信号,也可以通过QSFP+ 接入光纤数据。      存储通过ARM,可以支持文件系统,并通过ARM的千兆网络导出。     

    17110编辑于 2025-11-17
  • 中频信号采集卡 FMC子卡设计原理图:FMC145-四路16位125Msps AD FMC子卡模块

    一、概述 该板卡可实现4路16bit 125Msps AD 功能,是xilinx开发板设计的标准板卡。 FMC连接器是一种高速多pin的互连器件,广泛应用于板卡对接的设备中,特别是在xilinx公司的所有开发板中都使用。 该AD,DA子卡模块就门针对xilinx开发板设计的标准板卡,用于模拟信号、中频信号采集,信号发出等应用。二、性能指标FMC接口,支持4路AD输入。一路SPI,用于对AD时钟芯片的配置。 四路AD , AD采用AD9265芯片,该芯片集成了两个16位的高速ADC,采样速率高可达125MSPS,输入信号为50欧姆阻抗,物理接口为 SSMB。 FMC子卡模块, 模拟信号, 中频信号采集, DA子卡模块, AD 子卡模块

    29510编辑于 2025-10-16
  • 设计资料原理图:622-基于ADRV9002 +ZYNQ7020 的软件无线电 SDR(升级AD9361)

    板卡概述      板卡由ADI ADRV9002+Xilinx XC7Z020-CLG484芯片设计的整板,包含双路射频输入输出通道,支持千兆网络,RS232,触摸屏等接口,双核ARM支持Linux 板卡功耗很低,适合自定义的无线协议开发,如Loar、Wifi、4G平台等,也适合无线手持机、图传模块的产品开发。 二、主要功能和性能三、软件支持四、应用领域      软件无线电处理平台标签: ADRV9002板卡 , KU5P计算板 , PCIe视频采集卡 , 高速模拟AD采集卡 , 软件无线电 SDR标签: ADRV9002 板卡, PCIe视频采集卡, 高速模拟AD采集卡, 软件无线电 SDR, KU5P计算板

    28210编辑于 2025-10-21
  • VU9P板卡设计方案:565-基于VU9P的32@ SFP28+4@ QSFP28路光纤交换板卡

    一、板卡概述板卡基于Xilinx FPGA VU9P 设计的一款32路SFP28+4路QSFP28的光纤交换板卡,用于以太网的交换功能的验证。 二、板卡原理框图三、板卡主要性能● 主芯片:选用 XCVU9P-2FLGB2104I(702, 76)47.5*47.5● 32路SFP28,支持1G、10G以太网协议; 1G,10G 自动适配。 ● 4路QSFP28,支持100G以太网协议,Aurora协议;● 板卡内部支持4组DDR4,每组8GByte,64bit宽度,1200MHz时钟速度;● 另外板卡带:1路千兆控制口(RJ45);1路RS232 ● VU9P JTAG 2X5 2.54间距连接器放板边,CFPGA JTAG连接器放里面。● 板卡提供整机机箱,电源。● 整机工作环境温度 -20到45 摄氏度。 d 风扇配置‌:涡轮风扇-DC12V标签: VU9P板卡, 高速数据通信, 视频图像传输卡, 光纤交换板卡, FPGA VU9P

    28810编辑于 2025-11-07
  • FMC子卡设计原理图:FMC229-8路DAC&2路ADC 的FMC子卡

    一、板卡概述 FMC229-8路DAC&2路ADC 的FMC子卡 是公司自主研发的8路250Msps DA 16bit,2路AD 250Msps 14bit AD 板卡板卡采用标准FMC子卡架构,可方便的与其他FMC板卡实现高速互联,可广泛用于高频模拟信号采集等场合。 二、功能介绍     1、DAC采用ADI的AD9122,2通道250M,16bit,共4片;      2、ADC采用TI的ADS62P49,2通道250M,14bit,共1片;      3、时钟采用 AD9516,支持板上时钟和外接时钟;      4、共12个SSMB接口,1个FMC/HPC接口;      5、外同步信号用来同步ADC的数据采样信号,可选;      6、外时钟使多个子板工作在同拼时钟下 AD FMC子卡, FMC子卡, FMC子卡模块, 图像FMC子卡, 异构加速服务器

    37710编辑于 2025-10-30
  • XCVU9P 板卡设计原理图:616-基于6U VPX XCVU9P+XCZU7EV的双FMC信号处理板卡 高性能数字计算卡

    一、板卡概述        板卡基于6U VPX标准结构,包含一个XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO扩展接口,双路HPC FMC扩展高速AD、DA、光纤接口等。 是理想应用于高性能数字计算,光纤加速的板卡板卡全工业级芯片,满足高低温要求。 六、应用领域软件无线电系统,基带信号处理,无线仿真平台,高速图像处理,光纤加速计算等。 附:VPX接口及前面板信号说明1 VPX接口说明VPX序号信号功能P0J6+12V: 板卡供电电源 @10A;+3.3Vaux, 500mA;VPX_GA[0:4] VPX_GAP : 接于单片机,用于板卡编号 2 板卡前面板接口序号信号功能T1ZU7EV的PS端千兆网络 RJ45;U46QSFP28  VU9P 光纤接口,支持4X25GbpsJ16ZU7EV的 JTAG口;VU9P的JTAG口;ZU7EV PS

    72410编辑于 2025-10-21
  • 国产化板卡设计原理图:2288-基于FMC接口的JFM7K325T PCIeX4 3U VPX接口卡

    一、板卡概述        标准VPX 3U板卡, 基于JFM7K325T 芯片,pin_to_pin兼容FPGAXC7K410T-2FFG900 ,支持PCIeX8、64bit DDR3容量2GByte ,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows,Linux驱动。 可应用于高性能计算,频域算法,如与FFT的加速等;配合AD,DA FMC子卡,实现高速数据采集,回放。 二、功能和技术指标: 四、应用领域       数据采集IO卡,软件无线电处理平台 标签: 3U VPX, FMC子卡, JFM7K325T板卡, 软件无线电处理平台, 数据采集IO卡

    17010编辑于 2025-10-14
  • 国产化板卡设计原理图:2288-基于FMC接口的JFM7K325T PCIeX4 3U VPX接口卡

    一、板卡概述        标准VPX 3U板卡, 基于JFM7K325T 芯片,pin_to_pin兼容FPGAXC7K410T-2FFG900 ,支持PCIeX8、64bit DDR3容量2GByte ,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows,Linux驱动。 可应用于高性能计算,频域算法,如与FFT的加速等;配合AD,DA FMC子卡,实现高速数据采集,回放。 二、功能和技术指标:四、应用领域      数据采集IO卡,软件无线电处理平台标签: 3U VPX, FMC子卡, JFM7K325T板卡, 软件无线电处理平台, 数据采集IO卡

    18910编辑于 2025-10-28
  • 国产化FPGA-2050-基于JFMK50T4(XC7A50T)的核心板 (IEB-PS-3051-邮票孔)

    一、核心板概述       板卡基于JFMK50T4国产化FPGA芯片,设计的一款工业级核心板,板卡集成主芯片、电源、DDR、配置芯片,大大减轻客户的扩展开发困难。 丰富的IO和4个GTP,让用户轻易设计PCIe的数据卡,AD卡,结合本公司国产化AI、AO、DIO模块,为工业应用的全国产硬件设计提供了So easy道路。 板卡原理框图二、核心板功能介绍板卡功能参数内容主处理器JFMK50T4(XC7A50T)板卡标准自定义板载缓存1路 32bit DDR3, 容量2GByte加载FlashQSPI 128Mbit @S25FL256AGNFI001 (EFM25F128A)低速接口134路 LVTTL IO (配置为3.3V,2.5V,1.8V)高速接口GTPX4 :(PCIe X4 V2.0 ) (RapidIO)(Aurora)板卡供电+12V @3A板卡尺寸60X60 mm板卡重量板卡功耗36W工作温度Industrial  -40℃到+85℃三、核心板信号定义四、核心板扩展应用       与模拟AI、AO、DIO接口,扩展PCIe,PXIe

    56910编辑于 2025-10-20
  • 来自专栏FPGA/ARM/DSP技术专栏

    最新最全的DSP+FPGA视频高速AD开发案例合集来了,附上源码

    本文基于创龙科技的TI C6678 + Xilinx Kintex-7设计的TL6678F-EasyEVM开发板,给大家介绍六大经典视频、高速AD采集处理案例,包含CameraLink/SDI/PAL/ HDMI视频采集处理开发案例、AD9361/AD9613高速AD采集处理开发案例。 评估板引出双路FMC、双路SFP+光口、双路千兆网口、PCIe等高速通信接口,方便用户快速进行产品方案评估与技术预研。 2 案例测试图 2图 3 硬件连接图 4 线状形式星座图图 5 点状形式星座图案例二AD9613高速AD采集处理案例1 案例说明案例功能:FPGA端通过AD9613以250MSPS速率采集AD数据后,将数据通过 图 6 FPGA端程序功能框图2 案例测试图 7图 8 硬件连接图 9 FPGA端ILA触发抓取的AD数据波形图 10 CCS原始信号时域波形图 11 经FFT处理后的信号频域(振幅)波形案例三CameraLink

    2.8K20编辑于 2022-08-30
  • 来自专栏全栈程序员必看

    centos7安装方法_ad9安装及激活成功教程教程

    下一步 第3步:稍后安装操作系统 第4步:选择操作系统和版本 第5步:输入虚拟机名称和安装路径 第6步:设置磁盘大小,本文选择默认配置20G 第7步:自定义硬件 第8步:选择CentOS安装镜像文件 第9步 第7步: 设置好之后完成,保存接收更改 第8步: 选择网络和主机名 第9步: 安装位置与网络都已配置好,开始安装 第10步:系统安装的同时,设置root账户的密码,密码很重要,要记住!! 稍后安装操作系统 第4步:选择操作系统和版本 第5步:输入虚拟机名称和安装路径 第6步:设置磁盘大小,本文选择默认配置20G 第7步:自定义硬件 第8步:选择CentOS安装镜像文件 第9步 第7步: 设置好之后完成,保存接收更改 第8步: 选择网络和主机名 第9步: 安装位置与网络都已配置好,开始安装 第10步:系统安装的同时,设置root账户的密码,密码很重要,要记住!

    1.7K30编辑于 2022-11-09
  • 数据收发卡设计方案保存:基于XC7Z045+AD9361的双收双发无线电射频板卡

    一、板卡概述      基于XC7Z045+AD9361的双收双发无线电射频板卡是基于Xilinx ZYNQ FPGA和ADI的无线收发芯片AD9361开发的专用功能板卡,北京太速科技板卡用于4G小基站 二、板卡原理及功能        板卡使用XC7Z045 作为主处理器,包含Dual ARM Cortex-A9核处理器的嵌入式处理,PS端32bit 1GB容量DDR3存储,1路RS232接口,1路USB 接口1路10-100-1000网络接口,PS端QSPI flash存储,PS端SD卡,Emmc存储;PL端64bit 2GB容量DDR3存储,PL端扩展HDMI 输出实现视频显示应用,PL端扩展9路I/ PL端外扩AD9361芯片,AD9361是一款高集成度射频(RF)、捷变收发器,提供双通道发射器和接收器、集成式频率合成器以及数字信号处理功能。 板卡数字接口:● PS 端32bit 1GB 容量 DDR3 存储● PS端RS232接口● PS端USB接口● PS端1路 10-100-1000 Mbps Ethernet (RGMII​) 网络接口

    37410编辑于 2026-01-05
  • 视觉处理卡设计原理图:531-基于3U PXIe 的ZU7EV的通用主控板 图像信号分析卡

    ,和板卡测温芯片;7、 板卡PXIe总线,XP4支持电源输入+12V8、板卡PXIe总线,XP4支持触发信号 Trig[0:7],GA[0:4];9板卡PXIe总线,XP3支持2个GTHX4,支持PCIe 10、板卡PXIe总线,XP3支持USB3.0,DP显示接口11 、板卡PXIe总线,P1支持Can,IO,Uart,SPI接口12、板卡支持工业级芯片,满足-25℃到+65℃工作。 三、板卡软件      板卡支持 Vivado 2018.3软件开发,完成接口软件测试,Linux操作系统移植和上位机Demo软件开发。 实现PS,PL各路接口测试,目前完成PCIe功能开发,千兆网,万兆网的开发,FMC接口匹配公司视频,AD类子卡,有充分的接口互联软件,基础软件功能免费提供,高端软件及复杂软件进行定制。 通过GTH扩展不同的外部设备,实现多路AD,DA的信号接入,图像的接入。实现震动信号、电力信号,音频信号,图像信号的分析处理。

    10410编辑于 2026-02-14
  • 来自专栏FPGA/ARM/DSP技术专栏

    200MSPS采样率,RK3588F高速AD采集与实时显示案例来了!

    科技飞速发展,高速数据采集与实时显示技术成为众多领域的关键需求。今天给大家分享一个基于瑞芯微RK3588J + FPGA的高速AD采集与实时显示案例。 RK3588J + FPGA核心板典型应用领域pcie_ad_display案例演示为了简化描述,本文仅摘录部分方案功能描述与测试结果。 FPGA端将AD数据存储至BRAM中,每存满32KByte数据后,产生PCIe MSI中断,并通过MSI向量指示相应地址空间的数据已准备就绪,通知ARM做乒乓处理。 案例演示将创龙科技的高速AD/DA模块TL9613/9706F连接至评估板FMC接口,将TL9613/9706F-A1模块的ADC_CHA和ADC_CHA通道分别正确连接至信号发生器A通道和B通道。 请参考产品资料完成环境配置,运行本案例FPGA程序,将镜像boot-pcie-ad-display.img固化至Linux系统启动卡,并加载pcie_ad_display.ko驱动。

    64820编辑于 2025-02-25
  • 来自专栏FPGA/ARM/DSP技术专栏

    FPGA案例开发资料(下)——TMS320C6678+Kintex-7开发板

    本次测试板卡为TMS320C6678+Kintex-7 的FPGA高端异核开发板,它采用TI KeyStone架构C6000系列TMS320C6678八核C66x定点/浮点DSP以及Xilinx Kintex 刷新率进行DA数据输出,验证高速AD/DA功能。 图 51 程序功能框图操作说明将创龙科技的高速AD/DA模块TL9613/9706F连接至评估板FMC1接口,评估板J1跳线帽选择1.8V档位,以配置FMC IO的BANK电压为1.8V。 图 70Tap Setting设置为13,将数据传输时钟的边沿与数据的边沿错开,以提高数据采集的准确性,不同板卡可能需设置为不同的值,以实际测试结果为准。 DATA_WIDTH为64bit,ADDR为9bit,即总容量为2^9 x (64/8) = 4KByte。

    2.1K00编辑于 2022-08-14
  • VPX处理板设计原理图:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信号处理卡 C6678板卡, XC7VX690T板卡,

    一、概述 本板卡基于标准6U VPX 架构,为通用高性能信号处理平台,系北京太速科技公司自主研发。 XC7A200T负责管理板卡的上电时序,时钟配置,系统及模块复位,程序重配等。为您提供了丰富的运算资源。 板卡要求工业级芯片。结构满足抗震要求。 FMC子卡可以扩展高速AD,DA, 也可以扩展8路光纤,图像子卡等。 本方案优势就是集中的进行采集,存储,计算一体化,降低硬件成本、功耗,减小设备体积、重量。 标签: AI边缘计算, C6678板卡, PCIe信号, V7 XC7VX690T板卡, VPX处理板

    50810编辑于 2025-10-10
  • 来自专栏FPGA探索者

    ZC706评估板IBERT误码率测试和眼图扫描【GT高速串行收发器】【IBERT】【FPGA】【眼图】【FPGA探索者】

    GT的应用非常广泛,高速ADC和DAC使用的JESD204B、高速接口SRIO(Serial RapidIO)、Aurora、PCIE、千兆网、XAUI万兆网等都是基于GT实现。 在使用过程中,出于对时钟的考虑: Quad109的参考时钟0来源于FMC_HPC板卡,参考时钟1未连接(NC); Quad110的参考时钟0来源于FMC_HPC板卡,参考时钟1来源于一个时钟芯片SI5324 ,但是需要进行相应配置才能输出(IIC配置寄存器); Quad111的参考时钟0来源于FMC_LPC板卡,参考时钟1通过SMA接头由外部输入; Quad112的参考时钟0来源于PCIE设备,参考时钟1未连接 标号9和10的两对SMA接口使用等长的射频线连接,丝印号P端连接P端,N端连接N端。 ? 3. get_ports USRCLK_P_I] set_property IOSTANDARD LVDS_25 [get_ports USRCLK_P_I] set_property PACKAGE_PIN AD18

    6.4K20发布于 2021-03-15
领券