首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏技术分享

    高速电路开发中有哪些挑战?

    高速电路开发的挑战由于产品和器件的尺寸不断缩小,器件的时钟频率越来越高,信号边缘速率也越来越快,导致高速电路问题日益突出。 以上几个方面就是现代高速电路开发的最新挑战,对设计者的可靠性设计水平提出了更高的要求。高速电路中的器件参数不一致,或发生飘移,使得整个电路的性能逐步降低,直至功能完全丧失。 可靠性技术在高速电路中的应用主要有最坏情况数字电路时序容差分析、串扰分析和电源完整性技术等。3. 高速电路可靠性问题高速电路引起的可靠性问题主要有以下5个方面: 信号传输延时逐步加大,造成时序失效。 高速电路设计的可靠性技术解决上述5个方面的问题,个人认为可以采用以下3种可靠性技术来解决:1)    运用最坏情况分析(WCCA)方法,进行数字电路时序分析,使传输线延时、波形失真等在整个生命周期内不超过要求 ,保证高速数字电路的正常逻辑连接。

    36210编辑于 2024-07-29
  • 来自专栏硬件大熊

    面试题:高速电路是什么,什么信号算高速

    数百兆赫兹(MHz)甚至吉赫兹(GHz)的高速信号对于设计者而言,需要考虑在低频电路设计中所不需要考虑的信号完整性(Signal Integrity)问题。 然而,高速电路是什么,什么信号才属于高速信号? 这是笔者曾在一次面试中被问到过的一个问题,当时脑袋中迅速闪过图像数据处理、音频处理等设计,但是如何定义所谓的“高速”却一下子想不出来如何定义这个基本概念。 高速电路:数字逻辑电路的频率达到或超过50MHz,而且工作在这个频率之上的电路占整个系统的1/3以上,就可以称其为高速电路 高速信号:如果线传播延时大于数字信号驱动端上升时间的1/2,则可以认为此类信号是高速信号 当信号属于高速信号时,应该使用高速信号布线方法进行PCB设计。

    1.4K10编辑于 2022-06-23
  • 来自专栏全栈程序员必看

    高速电平转换芯片_电平转换电路分压

    单板中经常需要将1.8V的电平转换成3.3V或者转成5V。如果没有注意到输入和输出信号之间的电平匹配,系统就无法正常工作。 电路图如下所示: OC门输出的电路,在单板中做电平转换是较为常见的方法之一。当INPUT信号为1kHz频率时,2N3904处理起来不会有问题。下面进行仿真。 设想一下,如果这个电路用在一个视频传输信号上,数据传输的速率是27M,主平台输出的数据信号电平1.8V,用这个电路将1.8V转换到3.3V,接收端就会因为失真导致接收的数据出现错误。 MOS管做电平转换 下面这个电路一般用在单板的串口电平转换电路中。R3可NC掉。 根据以上基于分离器件做的电平转换,可以得出的结论是: MOS管或者三级管作电平转换电路,需要看MOS管和三极管作为开关时,能否有足够的能力(带宽)处理高速的变化的电平信号。

    1.5K20编辑于 2022-09-22
  • 来自专栏工程师说硬件

    一文带你搞定高速电路设计

    为了方便初次接触高速信号的朋友们能快速入门,并应用到实际的电路设计中。作者特地整理了高速电路设计中常见的一些知识点,具有较强的工程性、实用性,能直接应用到嵌入式硬件、手机等设计中。 简化公式:Z ≈sqrt(/C) 图5 :传输线等效模型 (3)信号在传输线传播的过程中遇到阻抗不连续时造成部分信号回弹的现象,称之为反射。 图16:增加电阻和电容对眼图的影响 (5)前面已经介绍过,信号传输线表现出来的是低通滤波特性,传输过程中信号的高频成分衰减大,低频成分衰减少。 (3)减小串扰带来的影响:基础的3W原则(通常要求串扰值在信号的5%以内),实际设计中需严格参照平台要求。对于高速、敏感信号最好做到立体包地。 END 本期《一文带你搞定高速电路设计》就讲解到这,欢迎评论区留言

    2K42编辑于 2023-02-26
  • 来自专栏石开之旅

    硬件笔记(26)---- 高速电路中滤波电容的选取

    先要知道电容的等效电路  其中ESL取决于电容的类型和封装,一般用贴片陶瓷电容为例,对于直插式电解电容,他们的ESL很大。

    38910编辑于 2024-03-15
  • 来自专栏AIoT技术交流、分享

    一种高速ADC和DAC转换电路分享

    本篇博文为各位分享一种高速ADC和DAC转换电路高速ADC选用芯片为:AD9280/3PA9280(两款芯片兼容),高速DAC选用芯片为:AD9708/3PD9708E(两款芯片兼容)。 而 AD9708 经外部电路后,输出的电压范围是-5V~+5V,因此在 AD9280 的模拟输入端增加电压衰减电路,使-5V~+5V 之间的电压转换成 0V 至 2V 之间。 高速ADC转换电路设计思路如下所示: 高速ADC转换电路设计如下所示: 图中输入的模拟信号 SMA_IN(VI)经过衰减电路后得到 AD_IN2(VO)信号,两个模拟电压信号之间的关系是 VO=VI IOUTA 和 IOUTB 为 AD9708 输出的一对差分电流信号,通过外部电路低通滤波器与运放电路输出模拟电压信号,电压范围是-5V 至+5V 之间。 高速DAC转换电路设计思路如下所示: 高速DAC转换电路设计如下所示: 图中输出的一对差分电流信号先经过滤波器,再经过运放电路得到一个单端的模拟电压信号。

    2.2K31编辑于 2023-07-05
  • 南京观海微电子---高速MOS驱动电路设计和应用指南

    自举栅极驱动技术在输入电压禁止高边N沟道场效应晶体管的直接栅极驱动电路使用的地方,可以考虑使用自举栅极驱动技术。这种技术采用了一个栅极驱动和跟随偏置电路,它们以主场效应晶体管的源极为参考。 驱动电路和偏置电路以及器件的源极一起在两个输入电压之间波动。但是,驱动器和它的变化的偏差可以被低电压提供,因为输入电压没有在它们上面消耗。 驱动器和参考地控制的信号通过一个电平位移电路连接了起来,这个电路必须承受高压差以及变动的高边和以地为参考的低边电路之间的可观的电容式开关电流。 自举栅极驱动电路的基本电路组成很容易看出来。这个变动的电路由自举二极管、R1、R2和电平位移晶体管组成。 这些高电压集成电路是由它们独特的电平位移设计来区分的,为了维持高效率和可控的能耗,这些电平位移器在主开关导通期间不应该分走任何电流,即使1mA的电流作用在电平位移晶体管上,就有可能在驱动集成电路上消耗0.5W

    42010编辑于 2025-12-09
  • 来自专栏用户7494468的专栏

    高速串行总线设计基础(五)揭秘SERDES高速面纱之多相数据提取电路与线路编码方案

    这里来揭秘SERDES高速面纱! 多相数据提取电路 采取多相位时钟处理数据的技术应用十分广泛,例如ADC芯片:EV10AQ190A,它的单通道模式就利用了多相位时钟技术对模拟信号进行采样: ? 单通道模式采样技术 这时多相位时钟技术运用到了ADC电路设计中,可以实现使用数据流的4倍速率提升。 多相数据提取电路 ? 多相提取电路时序图 然后,每个触发器送入一个由下一个最低相位时钟的触发器, 直到以零相时钟开始计时。这就将输入的数据流反串成一个4位字,以输入数据流的1/4时钟速率运行。 但是,根本无法获得诸如10 Gb / s的高速率。但是,有一种方法可以将任何串行系数并行为y大小的并行字,以加快处理过程,如图所示。 ? 并行加扰电路 加扰技术虽然很好,不会增加带宽的开销,但8b/10b等线路编码方案所提供的其他任务是扰码所不能提供的。

    1.8K10发布于 2020-12-29
  • 来自专栏硬件大熊

    浅谈5类过零检测电路

    通过检测电路追踪交流电的电压变化过程,在交流电压为”零”的时刻输出信号,利用该信号我们可以做很多工程应用。 过零检测电路有多种实现电路方式,下面列举几种工程设计常用的几种设计方案—— 一、采用比较器的过零检测电路 通过分压电阻将交流信号衰减至比较器正端输入,当交流输入超过零基准电压时,过零检测电路会改变比较器的输出状态 设计注意点: 1.比较器输入电压范围及保护电路 2.可使用一些迟滞来提高抗干扰能力 二、采用三极管的过零检测电路 通过分压电阻将交流信号衰减至三极管基极,利用三极管特性进行过零检测来改变输出状态。 四、采用ADC采集的过零检测电路 通过分压电阻将交流信号衰减至ADC输入端,通过ADC进行电压采样来检测过零点。 ,除此之外仍有很多电路可实现该功能检测,当然在实际工程应用中也会碰到一些细节问题,例如:硬件电路延时、接口防护、零点丢失、软件同步等,可留言一同交流思考。

    10.2K20编辑于 2022-06-23
  • 来自专栏AIoT技术交流、分享

    高速PCB电路板信号完整性测试的方法有哪些?

    信号完整性测试是高速PCB设计中的关键环节,直接影响产品的可靠性和性能。 高速PCB在现代电子设备中广泛应用,如服务器、通信设备和消费电子,信号速率的提升使得反射、串扰等问题的检测变得尤为重要。 信号完整性问题源于高速信号传输中的物理特性,主要包括以下几个方面: 反射:当传输路径中存在阻抗不匹配时,信号部分反射回源,类似于声波遇到障碍物反弹。 时序问题:时钟和数据信号的同步性至关重要,任何偏差可能导致数字电路的建立和保持时间违规,影响数据完整性。 适用于测试PCIe、SATA、DDR等高速接口,工具为高速实时示波器,适合评估数据传输的稳定性和裕量。 应用场景包括测量信号带宽和频率响应,工具为VNA,适合宽频段分析,特别是高速信号的高频部分。 EMI/EMC测试:使用频谱分析仪测量PCB发射的电磁波,评估电磁干扰水平。

    97510编辑于 2025-03-10
  • 来自专栏【C】系列

    电路模型和电路定律(Ⅰ)

    【1.3】电功率和能量  电路吸收或发出功率的判断 【1.4】 电路常见元件 ---- 【1.1】电路电路模型 1.实际电路 ---->   由电工设备和电器期间按预期目的连接构成的电流的通路 共性:建立在同一电路的理论基础上。 2.电路模型 ​   如上图所示:这是一个实际电路抽象成一个电路模型的过程! 电路模型  ---->  反映实际电路不见的主要电磁特性的理想电路元件及其组合。 拓展:电磁是丹麦科学家奥斯特发现的。 ---- 上述注意:  具有相同的主要电磁性能的实际电路部件,在一定条件下可用同一电路模型进行表示。 同一实际电路部件在不同的应用条件下,其电路模型可以有不同的形式。 ---- 集中参数电路电路 ---> 由集总元件构成的电路 集总条件 ---->  d=尺寸<(lm)=电磁波长  <<是远远小于的意思 注意:集总参数电路 u、i 可以是时间的函数,但与空间坐标无关。

    88210编辑于 2022-12-12
  • 来自专栏【C】系列

    电路模型和电路定律(Ⅲ)

    作者简介:大家好,我是泽奀 2021年度博客之星物联网与嵌入式开发TOP5→作者周榜56→总排名3255  个人主页:泽奀的博客_CSDN博客 欢迎各位→点赞 + 收藏⭐️ + 留言​  系列专栏 U2 = -5i + U1 = -10V + 6V = 4V。 因为受控电流是 非关联方向 所以前面+负号,而电阻为 关联方向 为正号。 集总参数电路是由电路电气器件的尺寸和工作信号的波长来做标准划分的,要知道集总参数电路首先要了解实际电路的基本定义。实际电路有可分为分布参数电路和集总参数电路。 那么上面如图得出得结果就是:-i1-i2+i3+i4+i5 = 0 第二种KCL方法:流入和流出的电流是相等的,一端写出流入的合,另一端写出流出的合。 那么上面如图得出得结果就是:i1+i2 = i3+i4+i5 第二种方法是用的比较多的,直观且不易出错√√√√√。 明确 KCL是电荷守恒合电流连续性的原理在电路中任意节点处的反映。

    58210编辑于 2022-12-12
  • 来自专栏【C】系列

    电路模型和电路定律(Ⅱ)

    我们在电阻两边链接导线,此时这个电路就称之为时短路。 短路的特征: 整个电路中没有用电器,因此,一旦接通,电路中电流极其大。 & 电压源不能并联在一起,不然导线就会 over ①:电压源两端电压由电源本身来决定的,与外电路是无关的。与流经它的电流方向,大小无关。 ②:通过电压源的电流由电源及外电路共同决定。 电路符号:(总的方向都是一样的) ---- 理想电流源 作用:所在的支路稳定提供一个方向,大小 Is 的电流,电压任意值。 电路符号:  ①:电流源的输出电流由电源本身决定,与外电路无关。它们两端电压方向、大小无关。  ②:电流源两端的电压由电源及外电路共同决定。 常用于分析带有晶体管和运算放大器的电路电路符号如下:(受控电压源) 电路符号如下:(受控电流源)

    1.2K10编辑于 2022-12-12
  • 来自专栏全栈程序员必看

    mbus总线电路_CPU电路

    发送也就是24V,36V切换,24V低电平,36V是高电平;主机接收电路可以高端放大也可以低端放大,设备端只会消耗固定的电流,mbus网络趋于稳定,负载时稳定的,当设备端发送数据时,mbus网络中电流会有所变化 ,通过采样电阻,电压跟随器,差分放大,采样保持电路,获取ttl电平,短路过载保护也是通过低端采样电阻控制供电开关的。

    60610编辑于 2022-11-04
  • 来自专栏全栈程序员必看

    mbus总线电路_LLC电路

    发送电路: 如上图示 ,图 一 为带 扩流电路 的 MBUS 发送电路,图二为去掉扩流电路的MBUS发送电路 事实证明,当为 图一电路时 在大负载情况下 数据 发送接收,都不正确 当 有扩流电路时 由于扩流电路起作用 ,电阻 R208 即使在MBUS 大负载电流的情况下也不热 当去掉扩流电路 在MBUS 大负载电流的情况下,电阻 R208 很热。 现 采用 图二所示电路,下面以此电路为例说明 首先 明确一点MBUS总线的特点 是由MBUS主机、从机共同的协作得到的电路特点,比如总线供电是MBUS主机的功能,总线接线无正负极性,则是从机电路功劳 综上所述实际上MBUS主机发送电路就是一个可调稳压电源,电路,当发送是,调制此稳压电源输出一个高电压或输出一个低电压,当接收时,就保持电压不变,电流自然会因为从机的数据发送而变化。 的调制 可以输出 0-BO的电压范围,此电路设计为 11.7V的最大幅度,此幅度会随着负载的增大而降低,因为有电流取样电路串在电路中,此电压幅度也是 MBUS 有规定的为 12V,空号电压(0v)=传号电压跌落

    1.5K20编辑于 2022-11-04
  • 来自专栏全栈程序员必看

    hdu 5187 高速高速乘法

    Sample Input 2 233 3 5 Sample Output 2 1 Hint In the {1, 2, 3}, {1, 3, 2}, {2, 1, 3}, {2, 3, 1}, {3, 1, 2}, {3, 2, 1} are legal, so the answer is 6 mod 5 = 1 /** hdu 5187 高速高速乘法 题目大意:(转)数字1~n,按某种顺序排列。 algorithm>#include <iostream>using namespace std;typedef long long LL;LL n,p;LL qui_mul(LL x,LL m)///高速乘法 re=(re+x)%p; } x=(x+x)%p; m>>=1; } return re;}LL qui_pow(LL a,LL n)///高速

    1K10编辑于 2022-07-07
  • 来自专栏全栈程序员必看

    3.7v锂电池升压电路_锂电池升压5v电路

    三节3.7V的锂电池串联,11.1V和最大12.6V锂电池充电电路的解决方案。 PW4053是输入5V升压充电管理芯片,PW4203是输入15V-20V降压充电三节锂电池IC 5V,USB口输入,给三节锂电池12.6V充电电路: PW4053 是一款 5V 输入,最大 1.2A 我们需要转成5V,6V或者3.3V等时,需要使用LDO或者是DC-DC降压电路了。 LDO稳压芯片,可达40V输入 PW6513高耐压40V,可直接代替78L05,HT75XX,脚位一样 PW6206系列是一款高精度,高输入电压,低静态电流,高速,低压降线性稳压器具有高纹波抑制 特点 输入电压:4.75V~40V 输出电压:1.8V~5.7V 输出精度:<±2% 输出电流:150mA(典型值) 12.6V降压转5V2A,5V3A是输出的DC-DC降压芯片电路图: 5V2A是PW2162

    2.5K30编辑于 2022-11-10
  • 来自专栏防止网络攻击

    电源常用电路—驱动电路详解

    典型的浮动接地驱动电路为自举驱动电路,它通过电平位移电路连接驱动电路与器件接地参考控制信号。自举电容器 CBST、图腾柱双极驱动器和常规栅极电阻器都可作为电平位移电路。 1)三极管驱动电路 三级管驱动电路是最基本的MOS管驱动电路,下面以N—MOS三极管驱动电路为例。 SiC Mosfet管具有阻断电压高、工作频率高、耐高温能力强、通态电阻低和开关损耗小等特点,适用于高频高压场合;SiC MOSFET的驱动电压范围为-5~20V,其驱动电路设计应考虑驱动电平与驱动电流的要求 氮化镓晶体管与硅管相似,也是电压驱动,它的栅源极驱动电压范围为-5~6V。 为了获得较小的驱动电阻, 氮化镓晶体管驱动高电平一般设置在5V左右,考虑到高频工作条件下回路的寄生感抗会引起较大的驱动振荡,驱动电压的安全裕量很小。

    97710编辑于 2024-03-16
  • 来自专栏物联网智慧生活

    5G工业路由器 千兆高速低延时

    5G千兆工业路由器,支持5G网络,具备5路千兆网口,4路POE口。接口丰富,同时接入更多设备及传感器。支持多种VPN协议(OpenVPN、IPSEC、PPTP、L2TP等)。 适用于各类远程监控、远程管理、数据采集等应用,具有低延时、高速率的特点。 1 (1).jpg 5G网络,千兆速率! 更高级自然更高速   计讯物联5G千兆工业路由器TG463,支持5G网络,高达20Gbps速率,端到端延时低于5毫秒。能提供更高速无损采集传输各种大数据如:文件、图片、动画、声音及视频等。 1 (3).jpg  全网通5G网络,兼容性更强覆盖面更广   设备集成4个千兆网口,支持全网通5G网络接入,可多网同时在线。已通过运营商的5G网络速率测试。 兼容全网,三大运营商所有5G网络无缝切换、超强WIFI覆盖能力。

    1.1K30发布于 2021-06-28
  • 来自专栏hotarugaliの技术分享

    电路术语

    MUX:数据选择器(multiplexer),也称为多路选择器:在多路数据传送过程中,能够根据需要将其中任意一路选出来的电路

    71820编辑于 2022-03-01
领券