首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏杂谈v

    硬件产品开发流程

    文章转自:Leangoo 原文链接:https://www.leangoo.com/staged-project.html#tab-id-2 下图所示的是一个硬件产品开发大体上所需要经历的全部流程: 质量管理、定义产品质量度量指标等 4)设计 规划做好之后,我们进入设计阶段,设计阶段有ID设计,如ID评审评估都OK就可进入结构设计、电子设计(包括PCBA设计,电子件选型,确定PCB等)、软件设计及开发 (包括软件原型设计,软件功能开发等)、整机验证(结构、电子、软件结合验证等) 确定基本外观、功能、配置之后,进入包装设计(包装说明书、打样、材质、效果等)。 试产包括结构件、电子件、包装材料、多台组装验证等等 7)测试 测试这一步非常重要,虽然在之前也会进行周密严禁的测试,但是依旧不能保证覆盖实际应用中的各种场景。

    3.2K41发布于 2019-10-18
  • 来自专栏石开之旅

    硬件笔记(7)----USB学习笔记4

    这些位将数据传输定义为 IN/OUT/SETUP/SOF 可选的设备地址 — (7 位:最多可支持 127 个设备) 可选的端点地址 — (4 位:最多支持 16 个端点)。 IN、OUT 和 SETUP 令牌数据包都有一个 7 位设备地址、4 位端点 ID 和 5 位CRC。下图显示了这四个令牌数据包的框图。 ?

    1.1K10发布于 2019-07-02
  • 来自专栏TopSemic嵌入式

    MicroPython 玩转硬件系列7:OLED显示

    上一篇文章,我们实现了ESP32获取天气信息的功能,是在电脑上通过串口终端显示的。能不能EPS32 直接接一个显示器来显示呢?当然可以,今天我们来实现ESP32控制OLED显示字符或者图片。

    2.3K30发布于 2021-05-31
  • 来自专栏音视频技术

    硬件开发趋势与技术探索

    硬件开发趋势与技术探索 硬件作为一切系统设备及软件的底层基础支撑,随着云服务、AI计算、物联网等技术及各项因素的发展成熟,硬件开发行业的发展趋势越来越迅猛,其中充斥着各种挑战与机遇。 如何创造出更加高性能、高质量的底层硬件,如何使硬件算力与软件系统完美结合,如何将硬件与使用场景相结合,实现更为智能化的产品及应用。 本专题将就当前硬件开发趋势,所面临的困境与难点,硬件开发技术与优化实现,未来发展前景等进行深入探讨。 本次分享将重点介绍NETINT VPU 的软硬件设计如何满足这些诉求,实现广泛的规模化应用部署。 同时,将介绍基于新一代Quadra VPU的全球首个硬件智能极速高清产品,如何将历来成本高企的AI增强视频产品带入到规模应用中。 ↓ 点击「阅读原文」立即报名!

    81520编辑于 2023-04-04
  • 来自专栏arduino

    Arduino硬件开发入门点亮LED

    原作者:陈帅华-探索技术艺术与国学之美 原文链接:http://www.shuaihuajun.com/article/arduino-led/ 我现在手里有一套Ruff开发板套件和一套Arduino开发板套件 把Ruff开发套件中的所有传感器用了一个遍之后没玩够,于是开始把玩Arduino。 没有对比就没有伤害真的是,虽然我真正接触Arduino时间不长,但就我自己的感觉来说,Arduino不论从程序角度还是从硬件角度上来讲都比Ruff更底层也就更加灵活,从长远来看Arduino更具学习和研究价值 不过Ruff基于JavaScript语言编写控制硬件的程序确实勾起我对宏大的物联网世界的兴趣。Ruff更适合快速做出原型,但无法进入生产环境,这满足不了我对物联网世界更底层的好奇。 Arduino IDE Arduino集成开发环境支持语法检查、上传程序到开发板、串口监视器等主要功能,最常使用的就是这三个功能。

    1.4K30发布于 2019-07-22
  • 来自专栏TechBlog

    AI开发硬件基础经验

    AI开发硬件基础经验 笔记本选配 出于通勤等因素,建议型号 MacBook Air M1 16+ 256 MacBook Pro M1 16 + 256 M1芯片的mbp非常强大,发热不严重 intel酷睿系列:i3(入门办公). i5(主流).i7(高端级), i9(发烧级).eg: 12700k,12900k… AMD锐龙系列:R3(入门办公).R5(主流).R7(高端).R9(发烧级 可以说,对目前AI芯硬件效率的提升,低比特精度有很大贡献。 机箱 机箱风扇如何分配?

    1.1K30编辑于 2023-10-13
  • 来自专栏python前行者

    Centos7 修改硬件时间和系统时间

    查看系统时间 [root@localhost ~]# date Tue Jun 13 10:20:13 CST 2017 查看硬件时间 [root@localhost ~]# hwclock --show Tue 13 Jun 2017 02:11:12 AM CST -0.848845 seconds 可以看出系统时间比硬件时间快,系统时间是准确的 假如系统时间和硬件时间都不准确 更新系统年月日 [ timedatectl set-time 10:25:17 更新时区(亚洲-中国-上海) [root@localhost ~]# timedatectl set-timezone Asia/Shanghai 将硬件时钟调整为与系统时钟一致 [root@localhost ~]# hwclock --systohc --localtime 将日期写入CMOS [root@localhost ~]# clock –w 再次查看系统时间和硬件时间

    3.6K31发布于 2019-03-25
  • 来自专栏全栈程序员必看

    驱动开发必备硬件知识「建议收藏」

    综述:在嵌入式领域,可分为硬件开发和软件开发。对于软件开发又可分为底层开发(模块驱动编写,uboot,内核),上层开发(应用,QT)。 作为一名软件驱动开发的工程师,我们不需要去设计硬件的原理图,PCB。我们只需看懂硬件开发人员提供的硬件模块时序就行了,但是我们应该也需了解如下硬件知识。 (都有注主设备产生) 在选择设别时:主设备需要首先发送一个字节的地址信息,前7位代表地址信息,最后一位代表读写信息。 7 SD和SDIO SD是一种关于FLASH的储存卡的标准,也就是一般常见的SD记忆卡,在设计上与MMC保持兼容。 驱动工程师眼里的硬件要比IC设计师要宏观。

    1.6K10编辑于 2022-09-15
  • 来自专栏FPGA/ARM/DSP技术专栏

    Xilinx XC7Z020双核ARM+FPGA开发板试用合集——硬件赏析

    分享产品试用报告,测试板卡是基于Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC工业级核心板。 以下为测评内容,欢迎阅读:TLZ7x-EasyEVM是广州创龙基于Xilinx Zynq-7000 SoC设计的高速数据采集处理开发板,采用核心板+底板的设计方式,尺寸为160mm*108mm,它主要帮助开发者快速评估核心板的性能 核心板采用12层板沉金无铅设计工艺,尺寸为62mm*38mm,引出PL端和PS端全部可用资源信号引脚,降低了开发难度和周期,以便开发者进行快捷的二次开发使用。底板采用4层无铅沉金电路板设计。 Xilinx 最新的 SDSoc 开发环境,为异构 Zynq 全可编程SoC 部署提供类嵌入式 C/C++应用的开发体验,可通过 C/C++开发算法,可加快算法开发进程。 7、两个Camera接口,为2x 20pin排母,间距2.54mm。8、1个VCC0_ADJ电压配置接口,用于配置FPGA端电压,1.5V、1.8V和3.3V可选9、一个软复位按键。

    1.3K20编辑于 2022-10-28
  • 来自专栏FPGA/ARM/DSP技术专栏

    Zynq-70107020开发板(双核ARM Cortex-A9+A7)软硬件规格资料

    前 言本文档主要介绍Zynq-7010/7020开发板的硬件接口资源以及设计注意事项等内容。 图 1 TLZ7x-EasyEVM-S硬件资源图解1图 2 TLZ7x-EasyEVM-S硬件资源图解2SOM-TLZ7x-S核心板SOM-TLZ7x-S核心板板载CPU、ROM、RAM、USB PHY 、晶振、电源、LED等硬件资源,并通过邮票孔连接方式引出IO。 核心板硬件资源、引脚说明、电气特性、机械尺寸、底板设计注意事项等详细内容,请查阅《SOM-TLZ7x-S核心板硬件说明书》。 KEY评估底板共有7个按键,包含1个POR复位按键(SW6)、1个PROGRAM按键(SW7)、1个RESET(SRST)复位按键(SW8)、4个用户输入按键(SW1、SW2、SW4、SW5)。

    5.8K40编辑于 2022-10-31
  • 来自专栏大前端开发

    前端开发者的智能硬件之路

    “JavaScript开发智能硬件” 对我这个JavaScript狂热者来说,我的感觉就是像小孩发现了一个非常喜欢的新玩具一样的兴奋。 用JavaScript来开发硬件这回事,以前也想过,因为之前我也稍稍玩了一下VxWorks的嵌入式开发,使用的是C语言,真的是门槛比较高,很多硬件的概念都赤裸裸的摆在那儿,对初学者来说,真的是一种难以理解 那个时候就在想,要是能像做Web开发一样用JS来进行硬件编程,该是多爽的事情啊。 估计也有人跟我一样,就这么干干的想了好多年。 Ruff 看了下首页简介,概括为: JavaScript 编程 采用开发者众多的唯一全栈语言作为编程语言 硬件抽象 调用程序库即可操作硬件,降低开发入门门槛 跨平台 忽略板卡差异,同一份应用代码可以运行在不同板卡上 我也写了一些稍微复杂的小程序,使用到了上面提到的一些硬件模块,整个开发体验就是可以用简洁,直观,容易理解来形容。总之,你之前学到的JavaScript知识,都会在这里继续发挥到作用。

    1.1K41发布于 2018-08-21
  • 来自专栏IT大咖说

    Ruff OS让智能硬件开发变简单

    硬件方面进行优化的时候,我们的关注点也是能够不断提高开发效率。所以在 Ruff 的设计中,开发高效是我们最核心的设计方向。 无论它的规模怎么下降,目前在全行业还是排名第一的,Android 也用 Java 作为它应用开发的语言。但是在硬件开发的领域里,Java 的虚拟机太大了,在内存上有所限制。 ,可以把硬件驱动和软件接口隔离开来,应用开发者只要保证软件接口正确的调用,硬件驱动开发者来保证驱动编写的正确性。 基于 Ruff 的硬件应用发布 如果有了 Ruff 这样的平台,未来的开发会变成图上右边的结构。意味着硬件硬件的发布周期,平台是平台的发布周期,应用是应用的发布周期。 而 Ruff 做得就是通过一个平台把应用和底层硬件隔离开,来实现一种全新的发布模式。这样就不会出现很多应用开发实际上是被硬件开发绑架了的可能性。

    1.1K50发布于 2018-04-03
  • 来自专栏全栈程序员必看

    DM368开发 — 毕设之硬件

    参看:相关论文 扩展:TechV-DM365开发板使用说明书 基于 DM368 的高清视频监控系统设计与实现 — 文波 一、系统硬件电路详细设计 3.1 TMS320DM368 硬件平台简介 TMS320DM368 (7)2 路UARTS 接口。 (8)5 路SPI 接口。 (9)2 路MMC/SD/SDIO。 从以上三种异步存储器的优缺点并结合系统未来上层开发对存储器容量的需求,系统选用NAND FLASH 作为外部存储器。 7.可以在单个通道上选择接受广播帧和多播帧。 8.硬件数据流控制。 3.4.3 JTAG 模块设计 JTAG 接口在嵌入式系统开发中得到广泛应用,在目前的高端处理器(如FPGA、DSP、ARM 等)上都有配备。

    2K20编辑于 2022-09-21
  • 来自专栏FPGA/ARM/DSP技术专栏

    TMS320C6678 DSP + Xilinx Kintex-7 FPGA开发硬件接口资源图解分享

    本文主要介绍硬件接口资源以及设计注意事项等内,其中测试的应用板卡为TMS320C6678DSP + Xilinx Kintex-7 FPGA核心板,它是一款基于TI KeyStone架构C6000系列TMS320C6678 八核C66x定点/浮点DSP与Xilinx Kintex-7 FPGA处理器设计的高端异构多核评估板,由核心板与底板组成。 、晶振、电源、LED等硬件资源,并通过工业级高速B2B连接器引出IO。 核心板硬件资源、引脚说明、电气特性、机械尺寸、底板设计注意事项等详细内容,请查阅《SOM-TL6678F核心板硬件说明书》。 图 21JTAG接口评估底板由同一组DSP JTAG信号引出2个调试接口CON8和CON7,二者不可同时使用。

    2.4K01编辑于 2022-08-14
  • 来自专栏linux运维

    硬件维护问题:硬件维护不当,导致硬件故障

    检查当前硬件状态首先,我们需要检查当前系统的硬件状态。 常见的硬件维护问题及解决方案2.1 硬盘维护不当问题:硬盘维护不当,导致数据丢失或性能下降。解决方案:定期检查硬盘健康状态,备份重要数据。 2.6 散热维护不当问题:散热维护不当,导致硬件过热或性能下降。解决方案:定期清理散热器和风扇,确保散热良好。示例:使用压缩空气清理散热器和风扇:关闭计算机并断开电源。 2.7 环境维护不当问题:环境维护不当,导致硬件受潮或积尘。解决方案:保持良好的工作环境,避免潮湿和灰尘。示例:保持机房通风良好,使用防尘网和除湿器。3. 使用自动化工具进行硬件维护工具:Ansible介绍:Ansible 是一个自动化工具,可以用于远程管理和配置多台主机。

    1.1K10编辑于 2025-02-07
  • 来自专栏机器之心

    7 Papers | Hinton、李飞飞各有新作;深度学习硬件性能评价

    此外还有自然语言理解评价方法、文本+图像数据融合任务的综述,以及对深度学习的硬件进行评价的文章等。 有关深度学习算法的基准测试论文已是汗牛充栋,但对硬件平台进行测试的论文很少见。通过本论文,读者可系统了解各种机器学习训练的平台特性,并针对自身的需求选择。 ? 上表展示了所有基准测试得出来的结果与见解,它测试了不同神经网络结构在不同硬件平台上的效果。每一条观察结果或结论都有具体的实验图标支持,读者可详细查阅原论文。 7.标题:Unifying Logical and Statistical AI with Markov Logic 作者:Pedro Domingos、Daniel Lowd 论文链接:https:/

    54220发布于 2019-07-30
  • 来自专栏嵌入式技术笔记

    这个开发硬件设计的很完美

    关于今日推文 【参考设计】 国内大厂设计生产的一款开发板,看到原理图的时候就觉得不错,收到板子后更加惊艳,分享部分给大家学学。猜猜是哪家大厂吧?

    58410发布于 2021-10-12
  • 来自专栏Pou光明

    EtherCAT开发_1_软硬件环境介绍

    术语缩略表: ESC EtherCAT Slave Controller ESI EtherCAT Slave Information 一、etherCAT硬件方案 EtherCAT的从设备是需要使用专用的通信芯片才可以完成传输的 ,比如EtherCAT的开发者“倍福(Beckhoff)公司“的官方原厂芯片ET1100,其他的各个芯片厂商会取得倍福公司的内核授权,开发相关芯片,如亚信的AX58100等等。 上一篇短文介绍了一些开源方案与淘宝硬件,为了进一步探索etherCAT从站开发流程,特意买了一块etherCAT从站开发板,ESC选的ET1100,MCU选的stm32F405. 二、软件工具 开发使stm32使用keil5,这个不过多介绍。 开发板作为从站,需要一个测试主站去进行通讯以及其他操作,这里使用twinCAT3,不过多介绍。 Stm32与ET1100之间走SPI通讯,SSC工具生成的从站协议栈来处理这些报文数据。

    96610编辑于 2024-04-19
  • 来自专栏帅云霓的技术小屋

    硬件融合技术内幕 基础篇 (7) —— 倒海翻江卷巨澜

    我们再来看一遍这个图: 这是对一颗Intel i7 4770 (Haswell架构)的CPU进行测试的结果。 我们再去查询一下Intel Haswell架构的i7处理器缓存相关的规格: Cache Type Cache Size(Byte) Block Size(Byte) Access Time(Cycles

    48810编辑于 2022-09-08
  • 来自专栏UDM Lab

    硬件产品快速原型开发工作流探索

    因此,一个真正的硬件产品的能够面世也是要经过层层磨难,每个衔接的过程,都需要不停反复的沟通和达成共识。 所以开发一个新的硬件产品的成本还是非常高,一旦没有取得预期的市场回报,损失会是巨大的。 ? 产品开发流程 来自 rw.co 在最短的时间里,做出最小可行产品,以最小的代价完成产品价值的验证,是硬件产品开发必不可少的环节。 多快好省的接近目标 结合以上,一个统一的开发环境会大大降低的成本,而这次Fusion 360的大更新正好补完了ECAD的部分,让我可以正好可以实践一下敏捷开发,12h快速完成一个创意想法的呈现。 ,但是在有限时间下,完成了功能的实现,同时也对可能的批量生产做了准备,是非常一条具备潜力的敏捷开发工作流,接下来我也会继续尝试和开发

    90121发布于 2020-04-21
领券