首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏加菲的博客

    数字电路概述

    博主大学专业课是没有数字电路的,缺少这门课的学习,也导致后续其他专业课的概念理解的不那么准确,最近结合网上多节公开课,对数字电路基础进行了粗略学习,下面是一些浅薄认知,可能有误,欢迎指正,特别是电子系专业或者通信专业的童鞋 1.前言 数字电路其实是计算机体系结构的基础,甚至可以说没有数字电路,就没有现代计算机。 3.电气现象 有了信息用位编码的前提,前人决定使用“电气现象”来代表位(bit),这里主要是利用电气现象以及百年来积累的电气现象相关知识: 电粒子在势能的差异:电压,广泛用于数字电路中 电磁场的相位与频率 通过电压的传输特性,制定了数字电压的规范,以尽可能抗击不能避免的干扰,让整个数字电路系统中只跑0或1,且一根电线就跑1位。 4.设计电路 有了数字电压的规范,让电路中充满0或1,通过逻辑运算的数学方法——逻辑代数设计数字电路,其中逻辑代数一种描述逻辑关系的数学方法,有一套完整的运算规则,包括公理、定理和定律,数字逻辑电路的变换

    87420编辑于 2022-06-23
  • 来自专栏开源FPGA

    数字电路基础

    1 reg Q; 2 always @(posedge clk or posedge rst)begin 3 if(rst == 1'b1) 4 Q <= 1'b0; 5 else if

    1.1K10发布于 2018-12-04
  • 来自专栏十二惊惶的网络安全研究记录

    数字电路实验报告

    二、实验内容和原理 1、数字逻辑实验箱 目前数字电路的实验,通常都在数字逻辑实验箱上进行,实验箱一般包括以下几个部分组成: ① 直流稳压电源 ② 脉冲源③ 逻辑电平显示数据电平开关 ④ BCD七段译码显示 ③使输入端(3、4、5)为表2-1情况下,分别测出输出端(6)的逻辑状态,并将结果填入表2-1中 表2- 输入 输出 3(A) 4(B) 5(C) 6(Z) 0 0 0 1 0 0 1 0 ②接通电源,按表2-4的要求进行实验。将测得的结果填入表中。 表2-4 输入 输出 1(A) 2(B) 4(C) 5(D) 6(Z) 0 0 0 0 1 1 0 0 0 1 1 0 0 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 (4)将JK触发器转换成D触发器,验证其逻辑功能。

    1K10编辑于 2024-02-28
  • 来自专栏TechBlog

    FPGA:数字电路简介

    文章目录 数字电路的历史 电子管时代 晶体管时代 半导体集成电路IC 时代 IC的发展阶段 EDA (Electronics Design Automation) 技术 数字集成电路的分类 数字集成电路的集成度分类 从器件导电类型不同 从器件类型不同 数字电路的历史 数字电路是数字计算机和自动控制系统的基础,它的发展是以电子器件的发展为基础的,器件的发展可以大致上分为3个阶段: 电子管(1906年) 晶体管(1947 年) 集成电路(Integrated Circuit,简称IC,1958年) 器件发展的几个阶段: 数字电路发展特点: 以电子器件的发展为基础 电子管时代 电压控制器件: 电真空技术 1906年,福雷斯特等发明了电子管 1.设计 在计算机上利用软件平台进行设计 图片 2.仿真 3.下载 4.验证结果 数字集成电路的分类 根据芯片内部集成的逻辑门数目(集成度) 早期把数字集成电路分为小

    1K10编辑于 2023-01-13
  • 来自专栏HAUE_LYS'Blog

    数字电路与逻辑:实验一

    图片 提示 ---- \color{red}{仅提供题目中的卡诺图的化简式,及其对应图像。} ---- a 段 图片 b 段 图片 c 段 图片 d 段 图片 e 段 图片 f 段 图片 g 段 图片 参考答案 \color{red}{成品电路图可由以下各段组合而成,建议独立完成最终电路图,或参考卡诺图化简式。}\\\\ \color{red}{答案仅供参考,抄袭必究。} 实验1-逻辑门电路-参考答案

    42830编辑于 2022-09-29
  • 来自专栏陌上风骑驴看IC

    数字电路实现中的DRC

    数字电路实现中的DRC 老驴只知道以下三类: Timing 相关的DRC: transition, capcitance, fanout. Physical 相关的DRC, 无数多条。 Timing 相关的DRC ---- Max/min Transition time: 用于约束信号翻转时上升或下降过程所允许的最大或最小时间,在数字电路实现过程中,该值可以从library 中读出,或用命令 Max/Min Capcitance: 定义cell inout 或output port 能够驱动的最大和最小电容负载,在数字电路实现过程中,该值可以从library 中读出,或用命令set_max_capacitance

    2.9K30发布于 2019-12-03
  • 来自专栏全栈程序员必看

    数字电路实验环境 (Quartus II 9.0)

    大家好,我是孙不坚1208,记录一下数字电路这门课的实验环境((Quartus II 9.0))安装。 所需文件网盘链接:https://pan.baidu.com/s/1VnCc4wR7HAOgxfyWjoUHjw 提取码:0kjq 安装教程仅限于学习,安装前先关闭各类杀毒软件,注意安装路径不能有中文

    1.5K20编辑于 2022-09-14
  • 来自专栏数字积木

    数字电路中的有符号数

    数字电路中,数据是按照二进制的格式进行存储的。对于数字电路中的变量,可以进行算数运算和逻辑运算。 1,算数运算和逻辑运算: 算数运算:包括数值的加,减,乘,除,幂运算,开方运算等。 4,测试代码: module signed_test ( input [7:0] in_a, input [7:0] in_b, output [8:0] out_c, 第二组(3,4,5,6行)的变量定义为有符号,此时,用有符号数(补码)的形式来解析输入输出数值,结果才正确。如果用无符号数的形式来解析输入输出数值,结果反而正确。

    1.4K30发布于 2021-04-15
  • 来自专栏窗户

    Scheme实现数字电路仿真(2)——原语

    在这里,我们来考虑做一个四位计数器,有一个异步复位(rst),有一个时钟(clk),一个4位的输出(out),每当clk上升沿,输出都会加1,注意如果当前输出如果是1111,下一个输出将会是0000,描述如下

    95820发布于 2020-02-18
  • 来自专栏全栈程序员必看

    数字电路实验(一)——译码器

    选择保存项和芯片类型:【File】-【new project wizard】-【next】(设置文件路径+设置project name为【C:\Users\lenovo\Desktop\笔记\大二上\数字电路 4、波形仿真及验证。新建一个vector waveform file。按照程序所述插入a,b,c三个节点(a、b为输入节点,c为输出节点)。 选择保存项和芯片类型:【File】-【new project wizard】-【next】(设置文件路径+设置project name为【C:\Users\lenovo\Desktop\笔记\大二上\数字电路 4、波形仿真及验证。新建一个vector waveform file。按照程序所述插入en,ir,our三个节点(en、ir为输入节点,our为输出节点)。 4、波形仿真及验证。新建一个vector waveform file。

    1.4K20编辑于 2022-09-14
  • 来自专栏小锋学长生活大爆炸

    几个经典的数字电路设计

    一、四人抢答器电路设计 二、数字电子钟电路设计 三、555与计数器构成分频器 四、一位二进制全减器 五、序列信号发生器电路 六、红绿灯控制 七、九路抢答器

    2.5K20发布于 2020-08-13
  • 来自专栏窗户

    Scheme实现数字电路仿真(3)——模块

      上一章介绍了数字电路的重要概念原语,可以用来做门级的元件。这一章里,我们在原语的基础上再引入模块的概念。 比如我们可以用Verilog模块来描述一段4位加法器。 module add4(in1, in2, cin, out); input [3:0]in1, in2; input cin; output [4:0]out; assign out = in1 + 1个4位加法器: module add4(in1, in2, cin, out); input [3:0]in1, in2; input cin; output [4:0]out; wire c0, 3]) ); endmodule   我们在设计数字电路的时候,无论是用原始的原理图设计,还是使用HDL设计,一个大一点的设计一般都是如此级联或分层,某些时候可以借助软件的设计思想,比如可以提取公共的公共的功能

    71450发布于 2020-03-19
  • 来自专栏全栈程序员必看

    【Electronics】数字电路实验——交通灯设计

    数字电路实验——交通灯设计 1.内容摘要 2.设计任务及要求 3.方案比较 方案一: 方案二: 4.单元电路的工作原理 4.1 单位时间模块 4.2 二分频信号产生 4.3交通灯控制电路模块 4.4 4.扩展功能,手动设置单位时间。固定R、G、Y的时间间隔为6:5:1,通过开关K可实现单位时间的切换(t=2或3秒)。 3.方案比较 交通灯控制电路的系统框图如图所示: 方案一: 1、利用秒脉冲发生器产生信号,通过74HC190接成4进制计数器实现4分频信号,再通过74HC164接成12进制扭环形计数器以及相应的门电路来组成交通灯信号 4.单元电路的工作原理 4.1 单位时间模块 我们选择2秒为—个单位时间,则要求计数器每计2秒输出—个脉冲。 1111时,其实产生置数信号,由于1111状态置数时只是一个暂态,在实际显示中并不体现,所以可以用个位的74HC191的(Q3Q2)’接到11脚LD’端,4脚S’接低电平。

    2.8K20编辑于 2022-09-14
  • 来自专栏FPGA技术江湖

    FPGA零基础学习:数字电路中的时序逻辑

    FPGA零基础学习:数字电路中的时序逻辑 大侠好,欢迎来到FPGA技术江湖。 本系列将带来FPGA的系统性学习,从最基本的数字电路基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会 数字电路中的时序逻辑 作者:郝旭帅 校对:陆辉 在各种复杂的数字电路中,不但需要对二值信号进行算数运算和逻辑运算,还经常需要将这些信号和运算结果保存起来。为此,需要使用具有记忆功能的基本逻辑单元。 图4:带有异步置位、复位端的电平触发的SR触发器的电路结构和图形符号 思考 :带有异步置位、复位端的电平触发的SR触发器的工作原理?

    94920发布于 2021-03-15
  • 来自专栏陌上风骑驴看IC

    论STA | 数字电路中的串扰

    数字电路中的串扰,是个庞大艰深的话题,Signal Integrity (SI) 分析是STA 中重要且复杂的部分。数字电路是01 的世界,用『攻受』来理解数字电路的串扰很合适。 ? 在数字电路中,任何两条相邻的线之间都可能『私通』,私通的通道是『耦合电容』。 理想数字电路跟理想世界一样,只有纯粹的01 要消除一切0.5. 但串扰不同于基佬,基佬可以使世界变得更美好,串扰却总是具有破坏性。

    2.3K22发布于 2019-10-06
  • 来自专栏考研复试面试

    数字电路mutisim仿真电路搭建重点总结

    数电实验 Mutisim 仿真的应用范围广泛,包括数字电路设计、教学、科研等领域。它可以帮助用户快速验证电路设计的正确性,提高设计效率,降低成本。 数字电路元件在 Mutisim 中的应用 数字电路元件主要包括门电路、触发器、计数器、译码器、编码器等。在 Mutisim 中,这些元件可以通过元器件库进行选择和放置。 编码器是数字电路中的编码元件,包括二进制编码器、优先编码器等。在 Mutisim 中,可以通过设置编码器的输入信号和输出端口,进行编码和传输的仿真。 通过 Mutisim 软件的仿真功能,可以在不实际搭建硬件电路的情况下,进行数字电路的设计、调试和分析,提高学习效率和实践能力。 资源简介: 教材:选择一本权威的数字电子技术教材,如《数字电子技术基础》《数字电路与逻辑设计》等,系统地学习数字电路的理论知识。

    60910编辑于 2024-10-17
  • 来自专栏全栈程序员必看

    数字电路实验(三)——加法器、运算器

    4、波形仿真及验证。新建一个vector waveform file。 4、波形仿真及验证。新建一个vector waveform file。 4、波形仿真及验证。新建一个vector waveform file。 4、波形仿真及验证。新建一个vector waveform file。 4、波形仿真及验证。新建一个vector waveform file。

    1.5K20编辑于 2022-09-14
  • 来自专栏电路基础知识分享

    数字电路-可预置倒计时器电路

    数字电路之于FPGA意义重大。 目录:一、简介二、电路组成1、秒脉冲发生器2、计数器3、译码及显示电路4、控制电路5、电路的变体三、元件功能四、掌握数字电路的意义前置知识:卡诺图与逻辑代数化简法、数字电路-时序逻辑电路。 74LS47D只提供解码和驱动功能,没有锁存器功能,仅能显示0-9的数字74LS48D集成译码器和锁存器功能,能够直接驱动七段数码管并显示0-9的数字以及特殊字符(如A-F)4、控制电路完成计时器的开始 三、元件功能四、掌握数字电路的意义学习数字电路对于理解和掌握FPGA(Field Programmable Gate Array现场可编程门阵列)设计至关重要。 设计思路数字电路设计培养了一种系统化的思维方式,对于设计FPGA电路非常有用。时序分析对数字电路时序的深入理解将帮助你优化FPGA设计,避免时序违规。

    1.1K10编辑于 2024-05-28
  • 来自专栏窗户

    Scheme实现数字电路仿真(1)——组合电路

    Colin-Cai/p/11938885.html   作者:窗户   QQ/微信:6679072   E-mail:6679072@qq.com   EDA是个很大的话题,本系列只针对其中一小部分,数字电路的仿真 门级电路   学过数字电路,我们都知道与、或、非三个门。虽然从实际上真实电路的角度来说,与非门、或非路一般比起与、或门更为简单,但一般情况下我们可能更喜欢从与、或、非说起。    wire b; wire c; wire d; wire e; wire f; wire g; not u1(e, a); or u2(f, b, c); xor u3(g, e, f); and u4( input y); wire nx; wire ny; wire p; wire q; not u1(nx, x); not u2(ny, y); and u3(p, nx, y); and u4(

    1.2K20发布于 2019-12-16
  • 来自专栏FPGA技术江湖

    简谈数字电路设计中的抖动

    今天和大侠简单聊一聊数字电路设计中的抖动,话不多说,上货。 既然说到了抖动,那么什么是抖动?那首先我们就来了解一下什么是抖动。 在通信或者信号传输中,由于收发双方都会采用一定的时钟架构来进行时钟的分配和同步,缓慢的时钟漂移很容易被跟踪上或补偿掉,因此wander对于数字电路传输的误码率影响不大,高速数字电路测量中关心的主要是高频的

    1.1K10发布于 2020-12-29
领券