首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏数字子钟

    单面日历数字-成都厂家-学校、医院专用、数字系统

    学校、医院专用数字系统是一种基于高精度时间同步技术的标准化计时解决方案,主要用于确保多区域、多设备的时间统一性,满足医疗、教学等场景对时间精准度、统一要求。 终端:包括LED数字屏、液晶屏等,支持时分秒、温湿度等多信息显示,具备高亮防眩光设计。安装方式灵活,支持壁挂、吊挂、镶嵌等,适配走廊、手术室、教室等场景‌。 网络子‌:通过POE供电,免布线安装,支持温湿度显示‌。此类系统通过统一时间源和分布式终端,显著提升项目运行效率,减少因时间不同步引发的管理风险。‌ 选型如下:引众 单面日历数字式子 双联显示,上联 4 英寸(102mm)显示时分秒,下联 2 英寸(46mm)显示年月日星期,(显示内容可上下联对换),字体红色(可定制白色、绿色)。 整机尺寸:700×260×41 mm;子母钟管理系统 YZ-9200子母钟管理系统软件主要用于对母钟和进行就地或远方的设备管理与参数设置,系统可对子母钟系统全部设备进行在线监控、参数配置与功能管理,

    19210编辑于 2025-09-29
  • 来自专栏支付进阶之路

    支付系统7大核心模块系统架构图

    今天串讲支付系统7大核心子域/模块,包括收单结算,资金产品,收银支付,渠道网关,会员平台,商户平台,账务中心等。 一个完整的支付系统包含了很多模块或域,在跳过几家公司后,发现各家支付公司的系统,从逻辑划分上基本大同小异,有些名字不一样,但本质是一样的,因为大家基本都脱胎于银行,而银行就那么几家供应商。 如果是单体应用,就是模块,如果是微服务,就是域,本质都是逻辑划分,后面不做区分。 1. 整体概念 1.1. 简明产品架构图 说明: 这个图画得比较简单,但是已经涵盖一个支付系统最核心的产品能力。 完整系统架构图 说明: 这是一比较完整的系统架构图,属于逻辑划分。在单体应用中就是一些模块,在分布式应用中就是一些域、应用或子系统。 2. 7. 商户平台 管理商户的入驻、登录、交易管理等。 商户平台负责管理商户的生命周期,包括入驻签约、KYB、交易管理等。 8. 账务中心 资金账务:负责账户开立,记账等。

    61310编辑于 2025-12-24
  • 来自专栏用户7494468的专栏

    Verilog设计实例(7)基于Verilog的数字电子设计

    写在前面 正文 设计要求 设计思想 设计文件 仿真文件 参考资料 交个朋友 ---- 写在前面 前段时间,有几个小伙伴向我请教数字电子设计的问题,这个问题我在之前的BCD计数器以及数码管显示问题中已经分开谈过了 个人微信公众号:FPGA LAB 个人博客首页[1] ---- 正文 设计要求 基于模块化的设计思想, 采用 Verilog HDL 语言设计一个能进行时、分、秒计时的二十四小时制的数字电子, 并具有整点报时功能 在 EDA 软件中完成数字电子的源代码设计, 并进行仿真, 仿真结果要能够体现出时、分、秒各自的跳变过程, 并且能够给出整点报时控制信号的变化过程。 1、独立完成设计任务;2、详细阐述设计方案,绘制系统设计框图;3、详细阐述系统调试方案,编写测试文件并进行仿真;4、撰写设计报告。 LAB 后台回复:数字时钟!

    2.6K31发布于 2020-06-29
  • 来自专栏EdisonTalk

    5分了解系统架构设计(7

    最近梳理了之前学习的架构设计相关的一些课程学习总结,将其整理成了一个大纲脑图,以每篇5分系列展现出来,希望对你有所帮助。 高可用,是近年来IT应用系统的常见需求。 注意:本篇内容阅读时间可能会超过5分,呼呼。 首先,我们需要明确此类问题要回答的重点是如何证明你设计的系统是高可用的,一个基本套路为: 如何评估系统高可用 => 如何监控系统高可用 => 如何保证系统高可用 一个回答示例: 为了确保系统的健康可靠, 在实际场景中,A系统依赖了B系统和C系统,如果B系统或C系统请求处理缓慢,从而让A系统执行查询操作的服务线程阻塞,不能及时释放,直到所有线程资源被沾满,进而无法处理后续的请求。 (3)最后,系统故障是不可避免的。 做架构设计的时候就需要把故障当作不可或缺的一环来处理,因此在分布式系统设计和开发的过程中,要通过各种架构手段来提高系统可用性。

    46130编辑于 2023-03-06
  • 来自专栏freesan44

    PTA 7-5 串与列 (25 分)

    题目 串是一个字符串中连续的一部分,而列是字符串中保持字符顺序的一个子集,可以连续也可以不连续。例如给定字符串 atpaaabpabtt,pabt是一个串,而 pat 就是一个列。 现给定一个字符串 S 和一个列 P,本题就请你找到 S 中包含 P 的最短串。若解不唯一,则输出起点最靠左边的解。 输入格式: 输入在第一行中给出字符串 S,第二行给出 P。 输出格式: 在一行中输出 S 中包含 P 的最短串。若解不唯一,则输出起点最靠左边的解。

    39810编辑于 2021-12-06
  • 来自专栏freesan44

    PTA 7-5 串与列 (25 分)

    题目 串是一个字符串中连续的一部分,而列是字符串中保持字符顺序的一个子集,可以连续也可以不连续。例如给定字符串 atpaaabpabtt,pabt是一个串,而 pat 就是一个列。 现给定一个字符串 S 和一个列 P,本题就请你找到 S 中包含 P 的最短串。若解不唯一,则输出起点最靠左边的解。 输入格式: 输入在第一行中给出字符串 S,第二行给出 P。 输出格式: 在一行中输出 S 中包含 P 的最短串。若解不唯一,则输出起点最靠左边的解。

    45940发布于 2021-09-10
  • 来自专栏iSharkFly

    Confluence 7 删除页面和页面

    如果你的页面中还有页面的话,Confluence 会提示你是否删除页面。 可以在这里选择后删除页面。 需要注意的是,如果你不选择这个选项,那么 Confluence 将不会删除这个页面下面的所有页面。 那么这样操作会产生什么问题呢? 可能的问题 如果不选择删除页面,Confluence 将会只删除当前页面,所有的页面将会被提升到对上面一级目录中。 并且所有页面的顺序 和层级结构都会被打乱。 https://www.ossez.com/t/confluence-7/13197

    1.8K00发布于 2021-01-19
  • 来自专栏刷题笔记

    7-9 最长对称

    本文链接:https://blog.csdn.net/shiliang97/article/details/96307903 7-9 最长对称串 对给定的字符串,本题要求你输出最长对称串的长度。 ,最长对称串为s PAT&TAP s,于是你应该输出11。 输入格式: 输入在一行中给出长度不超过1000的非空字符串。 输出格式: 在一行中输出最长对称串的长度。

    76030发布于 2019-11-08
  • 来自专栏mwangblog

    位置化数字系统与非位置化数字系统

    数字系统是啥?数字系统就是就是如何用独特的符号来表示一个数。在不同的系统中,一个数字有不同的表示方法。 比如5,在十进制中就是5,在中文中是“五”,在罗马数字系统中是“V”,这三个符号表示的都是5,只不过符号不一样。就和中文中的“苹果”和英文中的“apple”是一个意思一样,只是对数字不同的表示方法。

    2.5K50发布于 2018-07-04
  • 来自专栏FPGA技术江湖

    FPGA系统性学习笔记连载_Day19【综合实验】之【数字

    FPGA系统性学习笔记连载_Day19【综合实验】之【数字】【Intel Cycle IV FPGA平台验证】 本系列为FPGA系统性学习学员学习笔记整理分享,如有学习或者购买开发板意向,可加交流群联系群主 连载《叁芯智能fpga设计与研发-第19天》 【综合实验】之【数字】【Intel Cycle IV FPGA平台验证】 原创作者:紫枫术河 转载请联系群主授权,否则追究责任 本实验是第一个综合实验,要求设计一个数字 一、实验要求: 1、支持时钟时分秒自动计时功能 2、支持设置闹钟功能,闹钟时间到,利用蜂鸣器播放音乐,闹钟时间1分 3、支持时钟的时间调整功能,在进行时钟调整时,相应的调整位要实现闪烁功能 4、支持闹钟时间调整功能 ,在进行时钟调整时,相应的调整位要实现闪烁功能 5、支持4个led灯; 5.1、1个led做呼吸灯,当闹钟响铃时,呼吸灯开始执行 5.2、3个led做模式切换指示灯,表明数字当前在计时界面、时钟修改界面

    60800发布于 2021-04-07
  • 来自专栏数据结构和算法

    PTA 7-1 数字加密

    7-1 数字加密 输入一个四位数,将其加密后输出。方法是将该数每一位上的数字加9,然后除以10取余,做为该位上的新数字,最后将千位和十位上的数字互换,百位和个位上的数字互换,组成加密后的新四位数。 例如输入1257,经过加9取余后得到新数字0146,再经过两次换位后得到4601。 输入格式: 输入在一行中给出一个四位的整数x,即要求被加密的数。

    40110编辑于 2023-11-30
  • 来自专栏高速公路那点事儿

    【孪生数字系统】高速公路数字孪生系统简介

    基于这个政策的理解与响应,大家开展了许多高速公路数字孪生系统的研究,我们也看到,数字孪生系统最近两年从示范高速开始走向了普通高速。 我们先看看,数字孪生公路系统如何定义? 一般的展现形式如下: 此类系统就是性价比高,可快速完成数字孪生系统建设和落地。缺点就是不够真实,有些环境、基础设施、行人等不能孪生展示。 二、三维孪生展示 目前大家默认数字孪生是基于三维建模实现的。 一般的展现形式如下: 数字孪生系统具有显著的作用,主要体现在以下几个方面: 1)能实现对高速公路全生命周期的精准模拟和可视化展示。 各方可以基于统一的数字孪生模型进行沟通和协调,提升工作的协同性和效率。 那么普通高速公路有没有必要开展数字孪生系统的建设? 个人建议,如果是小流量的高速公路目前没有必要开展此类系统的建设。 下次我们讲讲隧道数字孪生系统的解决方案。毕竟这是最近两年比较热门的领域。

    46310编辑于 2025-07-03
  • 来自专栏卫星时间同步设备

    数字时钟-数字时钟系统-高精度数字时钟

    为了适应现代电子技术的迅速发展需要,能够较好的面向数字化和专用集成电路的新时代,数字电路综合设计与制作数字,可以让我们了解数字时钟的原理。在实验原理的指导下,培养了分析和设计电路的能力。 数字从原理上讲是一种典型的数字电路,一般是由振荡器、分频器、计数器、显示器等几部分组成。其中包括了组合逻辑电路和时序电路。 数字的设计方法有许多种,例如:可用中小规模集成电路组成电子;也可以利用专用的电子芯片配以显示电路及其所需要的外围电路组成电子;还可以利用单片机来实现电子等等。 (5)要求在同一时刻记录其采集数据的系统:如保护信息管理机、电网频率按秒考核系统等。 (6)用于继电保护试验,检验线路纵联保护(高频相差保护装置)。 (7)大型局域网的时间同步。 二:NTP服务器 NTP服务器的授时精度通常在毫秒级别,可以在任何地方提供时间同步,所以一般用于大多数时间精度要求不是很高的应用场景如网络管理时间同步; 图片 三:数字时钟 数字时钟一般指子母钟系统中的

    3.9K20编辑于 2023-03-14
  • 来自专栏Gnep's_Technology_Blog

    数字基带传输系统

    前言 数字信号是状态可数、取值离散,基带信号是未经载波调制的信号,其功率谱从零频也就是直流或接近零频开始到某个有限值,如来自计算机的信号或者是模拟信号经数字化后的编码信号等都是数字基带信号。 研究数字基带系统的意义: 有用武之地:例如局域网内的有线传输、计算机与外设之间的通信、芯片内部芯片之间的数据传输等进程数据通信新系统广泛采用基带传输方式。 有共性问题:带通和基带系统有共性问题,基带信号的功率谱、误码率等分析方法和结论可以应用到数字带通即数字调制系统中。 一、数字基带系统基本组成 数字基带系统基本组成如下图所示: 发送滤波器的作用是将数字信息或者是来自终端设备的原始信号变换成适合在信道中传输的基带信号。 特点: 特性易实现 响应曲线尾部收敛快,摆幅小,对定时要求不严格 代价: 带宽增加 频带利用率 \eta 降低 6、归纳 六、无码间串扰基带系统抗噪声性能 数字信号的抗噪声性能可以用误码率 P_e

    1.5K50编辑于 2023-08-28
  • 来自专栏雪月清的随笔

    数字成像系统概述

    本文向你介绍三方面内容:成像系统组成、3A系统概述、ISP概述 成像系统的组成 从成像过程来看,成像系统由如下部分组成: ? 3A 系统概述 3A在系统中的作用是什么? 感知现实环境,正确地配置相机,为其他的处理提供参考信息。 ? 3A是现在手机相机差异化的基础 ? 影响人的主观视觉感受及对目标的观测,所以进行降噪,但是降噪一般伴随着细节的损失; LSC: 镜头亮度矫正(lens shading corr)由于镜头光学系统原因(CRA),sensor中心光轴附件的pixle

    2.1K21发布于 2020-09-01
  • 来自专栏电子技术研习社

    数字电子逻辑电路设计

    1、 前言 数字是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的应用。 2.设计任务和要求 用中小规模集成电路设计一台能显示日、时、分秒的数字电子,要求如下: 1.由晶振电路产生1Hz 标准秒信号。 2.秒、分为00—59六十进制计数器。 3、实验器件选择 本次实验中需使用到的元器件如下表所示 器件名称 型号 数量 功能 芯片 74HC00 2 与非 芯片 74HC04 1 非门 芯片 74HC74 1 2分频 芯片 74HC161 7 周要实现周一~周日(日用8代替),因此,当计数到0111时经过与非门置数1,同时因为要显示8(跳过7),所以利用译码器的LT可以实现全亮,这样就达到了设计要求。 (5)校时电路设计 ? 仿真动态图 以上就是关于数字时钟的设计。

    5.8K61发布于 2020-07-10
  • 来自专栏web编程技术分享

    基于SpringBoot打造在线教育系统7)-- 面包屑导航与分类

    这个ID的作用可大了,我们有了这个ID,本意是通过它去寻找它所有的节点。 ? 看图,假设【JAVA基础】里面有JDK,Hello,变量三个课程。 type.setPid("0"); //我们规定一级分类的父ID是0 }else{ //如果有ID传过来,就看做是PID,去查询它所有的节点 List<Type> childTypes = typeDao.findAll(Example.of(probe)); //节点查询完毕 data.childTypes.length / 4 + 1; //本次加载的所有同级分类 that.typesMain = data.data; //面包屑 that.breadList = data.breadList; //节点数据 var childTypes = data.childTypes; //处理节点,每四个一组(难点) var arr = []; //debugger; var count = Math.floor

    57920发布于 2021-01-18
  • 来自专栏全栈程序员必看

    angular7 父组件向组件传值

    1.新建组件 app-child 2.在父组件中引用组件 <app-child [value1]=”fatherValue”></app-child> 2.在组件中使用@Input接受父组件传的值 @Input() value1: string; value1就是父组件传到组件的值了,可以在组件中去使用 发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/134965

    75120编辑于 2022-09-06
  • 来自专栏区块链哈希

    NFT数字藏品系统 | 数字藏品系统开发详解案例 | 数字藏品现成源码

    数字藏品的价值支撑点在哪里?  物以稀为贵。当数字藏品具有了唯一性、可证明的稀缺性、不可分割性等三个属性之后,本身就具备了价值。 而这价值,首先体现在数字藏品背后承载的现实实物或虚拟物品本身就具有收藏价值;其次,是源自于数字藏品共识价值的形成,如时间价值、艺术价值、版权价值、稀缺价值等。   数字藏品背后承载物的价值支撑  当下故宫、敦煌等博物馆发行的「镇馆之宝」等3D数字藏品,经过区块链技术处理数字手段加密后,便拥有了一张独一无二的区块链编号——“数字证书”,这份凭证将被永久储存在链上,不可篡改 什么是数字藏品?   数字藏品是指使用区块链技术,对应特定的作品、艺术品,如包括但不限于数字图片、音乐、视频、3D模型、电子票证、数字纪念品等各种形式生成的具有唯一性、可证明的稀缺性、不可分割性的数字凭证,在保护其数字版权的基础上

    63450编辑于 2022-06-27
  • 来自专栏三流程序员的挣扎

    Android 动画总结(7) - ViewGroup 元素间的动画

    LayoutAnimation 指定 ViewGroup 的元素出场动画,作用在每个子元素上的动画是补间动画。 属性: android:animationOrder 控制元素动画顺序 normal 顺序 reverse 逆序 random 随机 android:delay 元素延长时间,默认是 0.5。 60 ms 后出现,第二个元素 120ms 后出现,第三个元素 180ms 后出现...... android:animation 元素所要执行的动画 然后对有 View 的 ViewGroup 添加这个属性,比如 RecyclerView: <android.support.v7.widget.RecyclerView android:id="@+id/recycler" android 目前系统支持以下 5 种状态变化,可以为任意一种状态设置自定义动画: APPEARING:容器中出现一个视图 DISAPPEARING:容器中消失一个视图 CHANGING:布局改变导致某个视图随之改变

    1.5K10发布于 2018-09-11
领券