首页
学习
活动
专区
圈层
工具
发布
    • 综合排序
    • 最热优先
    • 最新优先
    时间不限
  • 来自专栏防止网络攻击

    单口千兆以太网物理层芯片

    一、基本介绍 YT8521S是一款单口千兆以太网物理层芯片,YT8521S是一款高度集成的以太网收发器,符合10BASE-Te、100BASE-TX和1000BASE-T IEEE 802.3标准。 二、应用场景 数字电视 MMAU(媒体访问单元) CCNR(通信和网络立管) 游戏机 打印机和办公机器 DDVD播放器和刻录机 以太网集线器 以太网交换机 支持RGMII/SGMII MAC接口 支持IEEE 802.3az-2010(节能以太网)•EEE缓冲•结合EEE缓冲功能,实现对传统MAC的无缝支持 支持同步以太网(Sync-E ) 基于UTP/光纤的内置局域网唤醒(WOL) 四、引脚定义 五、应用结构 六、寄存器表 ZYNQ的PS端设计千兆网络芯片YT8521硬件设计要点,在上一个外协的硬件项目中也用到了这颗芯片,当时由于 RGMII的传输速率需达到千兆而中间使用了电平转换芯片的速率无法达到125M,导致当时网口这块调试了很久。

    2.3K10编辑于 2023-12-18
  • 来自专栏全栈程序员必看

    PHY芯片lan8720调试笔记_工业以太网接口芯片

    1、LAN8720A简介 2、芯片管脚配置 3、硬件电路 发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/125147.html原文链接:https:

    2.3K30编辑于 2022-08-02
  • 来自专栏全栈程序员必看

    以太网PHY层芯片LAN8720A简介

    1、LAN8720A简介 2、芯片管脚配置 3、硬件电路 发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/148608.html原文链接:https:

    2K30编辑于 2022-07-02
  • PHY与以太网交换芯片技术选型解析

    以太网物理层(PHY)芯片和交换(Switch)芯片是网络设备的核心器件:PHY负责模拟信号与数字信号的转换,Switch负责数据帧的转发与管理。 作为景略半导体(JLSEMI)和沁恒微电子(WCH)的代理,可提供从千兆PHY到工业级交换芯片的完整产品线,并协同网络变压器等磁性元件,形成高可靠性的以太网解决方案。 随着工业互联网、车载以太网和高速数据中心的发展,芯片选型需综合速率、接口、功耗、温度等级及外围匹配。本文从工程实践角度,梳理关键选型参数与设计要点。一、PHY芯片选型要点1. 二、以太网交换芯片选型要点1. 分类与应用l 非管理型:即插即用,适合简单网络扩展。l 管理型:支持VLAN、QoS、端口镜像、环网保护,需外接CPU。 l 忽略温度等级:户外/工业设备必须选用工业级芯片。l MDIO总线负载过重:上拉电阻选4.7kΩ,总线电容不超过400pF。

    27310编辑于 2026-03-24
  • 来自专栏智能制造预测性维护与大数据应用

    WISE-750||集成机器学习芯片以太网高速同步采集模块

    测量完成后,由AI芯片进行机器学习建模并得到特征值,告诉产品是否合格、机器是否健康等。特征值信息可以通过以太网或数字报警信号发送,也可以将原始数据上传进行后续分析。 主要特性 内置AI芯片可用于产品质量检测和PHM的机器学习 内置频谱分析和特征值提取功能 通过USB或以太网进行原始数据上传 4通道同步模拟输入@ 200kS/s采样率 包括2个振动传感器 多种触发器类型和采样模式 LED状态指示 2个菊花链以太网接口 通过数字输出和以太网进行报警 低功耗 操作模式 1、特征值模式 提取MAX, MIN, Peak, Peak toPeak,RMS等特征值参数,进行品质检测和故障诊断 2、机器学习模式: 内置AI芯片通过机器学习进行品质检测和故障诊断。 将正常状态下采集到的数据分为学习样本和测试样本,通过WISE内置的AI芯片进行机器建模,保存模型。 ®-R4 FPU核处理器和e-AI机器学习芯片

    83630编辑于 2022-06-01
  • 来自专栏FPGA技术江湖

    使用FPGA对40G以太网接口芯片Serdes进行测试的方法

    带Serdes的高速以太网接口流片后如果功能不正常,可以采用带有相同接口类型的FPGA进行测试定位问题。 本文针对40G/10G高速以太网接口利用FPGA对同样接口速率的40G/10G以太网接口serdes和PCS层进行互连互通,进而对流片后的serdes芯片进行调试(也可能是芯片的serdes或PCS工作模式配置不正确 2、FPGA使用IP 1)对端是40G以太网接口(4lane 40) 示例工程如下:(略) 2)对端是10G以太网接口(单lane 10) 3)对端是10G以太网接口(4lane 10) 3、信号抓取说明 扩展:FPGA版本10Gbps以上速率以太网光口热插拔问题。 下图为A芯片10G以太网接口实测截图。 ILA显示align_status不恒为1,sync_status不恒为F,说明10G的链路也不稳定。

    1.5K00编辑于 2025-01-09
  • 来自专栏程序员

    以太网

    以太网已经从最开始的10Mbps的速度发展到了今天的100Gbps的速度。以太网最早由美国的Xerox公司设计。 之后,IEEE802.3将以太网进行了标准化。 以太网因不同的通信介质,所以通信速度会有所差异。 以太网是不可靠,面向无连接的服务。以太网将错误的包直接丢弃掉。 以太网帧的前端有一个叫做前导码的部分。它由0,1交替形成,表示一个以太网帧的开始,也是对端网卡能够保持同步的标志。 在这之后就是以太网帧本体。前导码和SFD部分一共占据了8字节。 以太网首部占据了14个字节。 在以太网数据帧的末尾还会有一个FCS,它用于检查帧是否损坏。发送端会计算FCS,接收端也会计算FCS。 LLC,SNAP实际上是逻辑链路控制。

    1.2K20发布于 2019-05-25
  • 来自专栏全栈程序员必看

    基于rv1108的以太网PHY层芯片LAN8720A的使用简介

    lan8720a的系统框图 : 以下是lan8720a的芯片的内部架构框图: lan8720a的芯片引脚的描述: 实际项目中硬件的连接: rv1108部分的原理图: lan8720部分的原理图: ---- 从原理图上来看,lan8720a的引脚LED1/REGOFF是处于悬空状态,使用了lan8720a芯片内部集成的1.2V稳压器。 引脚RXER/PHYAD0直接接到芯片的MAC_RXER,没有外接上拉电阻,使用的是芯片内部的下拉电阻,说明芯片的SMI地址是0。 引脚LED2/NINTSEL接的是下拉电阻,所以NINT/REFCLK0引脚是作为参考时钟输出的模式,lan8720a外接25Mhz晶振,通过lan8720a芯片内部的倍频到50Mhz,通过引脚NINT LAN8720A 支持通过标准的RMII接口和以太网的MAC通信,这里的以太网的MAC就指的是rv1108的GMAC了。

    2K10编辑于 2022-07-04
  • 来自专栏全志嵌入式那些事

    全志H616芯片 以太网模块初始化失败如何解决?

    【问题分析】 以太网模块配置未生效或存在GPIO冲突 3. setting, reverse things back sunxi-gmac: probe of gmac0 failed with error -22 步骤3:若内核启动log无gmac相关打印,则需要确认以太网配置是否生效 4.2 以太网配置未生效 (1) 首先,确认内核menuconfig以太网模块配置是否打开,路径及截图如下: menuconfig -> Device Drivers -> Network device

    70110编辑于 2024-02-02
  • 来自专栏摸鱼网工

    以太网接入

    什么是以太网接入 AGG:Aggregation 汇聚设备 AN:Access Node 接入设备 HG:Home GateWay 家庭网关 大型园区网接入典型案例 PPPoE基本原理 以太网接入用户的认证 -PPPoE PPPoE协议采用C/S模式,它将PPP帧封装为以太网帧,让PPP帧可以在以太网上进行传输,同时还能让以太网具备PPP的功能 其中PPPoE有两个阶段:Discovery、PPP Session

    65930编辑于 2022-11-22
  • 来自专栏全栈程序员必看

    以太网用户侧接口(以太网协议转换方案)

    图2:以太网连接器处地平面挖空处理 图3:以太网连接器处保护地和数字地分割处理 图4:以太网连接器处数字地处理 那么哪一个是正确的呢? 以太网布局和地平面的功能 为了进一步了解以太网系统和连接器不同部分下面的接地层的概念,让我们简要介绍一下以太网和RJ45连接器的布线要求。 通常首选较短的布线,尤其是在较高频率(如千兆以太网和更高)下,以减少损耗。每个使用以太网的人都非常清楚这些要求。 在非屏蔽电缆上使用屏蔽连接器在抑制电缆中接收到的 EMI 方面没有任何好处,但在实际的以太网系统中也不会造成问题。 千兆以太网和更快的以太网将使用类似的方案,在磁性元件中有四个差分对和共模扼流圈。 对于速度较低的以太网,漏电感将主导噪声传输,因为载波频率较低。相比之下,电容寄生将在更高的以太网速度下占主导地位,因为载波频率更高。

    1.5K20编辑于 2022-07-30
  • 来自专栏光芯前沿

    博通发布Tomahawk Ultra交换芯片以太网在HPCAI Scale up网络中的技术突破

    这一表现打破了传统以太网“高带宽与低延迟不可兼得”的局限,使其直接进入专用协议的性能区间。       效率优化上,Tomahawk Ultra采用自适应以太网头部设计,将传统46字节的头部开销缩减至10字节,且完全符合以太网规范。 ◆ 技术路线对比:以太网与专用协议的选择维度       Tomahawk Ultra的推出,凸显了开放式以太网标准与封闭式专用协议在技术路线上的差异,主要体现在以下方面:       生态兼容性方面, 以太网的优势在于其成熟的工具链与开放性。 、无损传输和芯片级集合操作,这是满足AI Scale up体系需求的关键一步——该市场规模预计未来几年将达到数十亿美元。”      

    90010编辑于 2025-07-16
  • 来自专栏专注数据中心高性能网络技术研发

    以太网络特性总览

    本篇日记介绍以后将会记录RoCE以太网的哪些重要的特性,方便从整体来把握RoCE的内容。 前提要求是掌握了RDMA基础知识,否则不能继续阅读。

    1.6K60发布于 2018-03-30
  • 来自专栏Vehicle攻城狮

    车载以太网(下)

    SOME/IP介绍 如上篇阐述的,车载以太网采用基于 TCP/IP 的网络分层模型,TCP/IP 模型没有对 OSI 的 5~7 层做严格区分,统称为应用层,如上。 SOME/IP (Scalable Service-Oriented MiddlewarE Over IP) ,即“运行于IP之上的可伸缩的面向服务的中间件”,它是车载以太网技术中的核心内容,可用于控制消息及应用数据传输

    1.6K51编辑于 2022-04-19
  • 来自专栏技术博文

    带你了解以太网

    随着以太网技术的发展,以太网已经不仅仅局限于一种局域网技术,以太网技术逐渐应用于城域网MAN和广域网WAN。 根据传输速率的不同,以太网分为标准以太网(10Mbit/s)、快速以太网(100Mbis)千兆以太网(1000Mbs)和万兆以太网(10Gbit/s),这些以太网都符合IEEE 802.3是兼容的。 1、标准以太网 标准以太网是最早期的以太网,其传输速率为10Mbts,也称为传统以太网。 3、千兆以太网 千兆以太网(GigabitEthernet)也称为吉比特以太网。 4、万兆以太网 万兆以太网(10 Gigabit Ethernet,10GE)也称为10吉比特以太网,是继千兆以太网之后产生的高速以太网

    7.4K30发布于 2021-09-01
  • 来自专栏FPGA技术江湖

    以太网自协商

    以太网自协商一、自动协商模式自动协商模式是端口根据另一端设备的连接速度和双工模式,自动把它的速度调节到最高的公共水平,即线路两端能具有的最快速度和双工模式。 自协商功能完全由物理层芯片设计实现,因此并不使用专用数据包或带来任何高层协议开销。 自动协商标准允许不同以太网标准的设备-从10BasT到1000BaseT,在网络中共存,减少网络不兼容的风险,使以太网可以平滑的向快速以太网和千兆以太网过度。 link code word并不是以太网通信结点的有效数据,只被PHY接口模块识别。以太网端口电口工作模式简单介绍。 1.以太网口的两端工作模式(10M半双工、10M全双工、100M半双工、100M全双工、自协商)必须设置一致。

    95711编辑于 2024-04-25
  • 来自专栏Vehicle攻城狮

    车载以太网(上)

    考虑到芯片面积及模拟/数字混合架构的原因,通常,将MAC集成进微控制器而将PHY留在片外。 更灵活、密度更高的芯片技术已经可以实现MAC和PHY的单芯片整合,可分为下列几种类型: CPU集成MAC与PHY,目前来说并不多见: CPU集成MAC,PHY采用独立芯片,这种在车载以太网上是主流方式 ,因嵌入式芯片厂商一般都将MAC集成在MCU内部,而PHY芯片则由OEM或控制器供应商自己选择: CPU不集成MAC与PHY,MAC与PHY采用集成芯片。 在以太网连接线束上,车载以太网与消费用以太网也是不同的,首先消费用以太网的标准主要采用10BASE-2、10/100BASE-TX和1000BASE-T,其中1000BASE-T是使用RJ45接口,需要四对双绞线共 以太网Packet: 对于以太网II帧的传输,以太网控制器在开头插入前同步码和起始帧定界符(SFD),用于指示传输开始。前同步码,开始帧定界符和以太帧的组合称为以太网数据包。

    2.8K31编辑于 2022-04-19
  • 来自专栏集成电路IC测试座案例合计

    1分钟了解几种芯片测试:计算芯片-存储芯片-传感器芯片-通讯芯片-功率芯片-模拟芯片

    每类芯片的设计逻辑、功能侧重、适用场景截然不同,对应的测试条件与测试需求也存在显著差异,而芯片测试座socket作为芯片测试的核心载体,其适配性直接决定测试精度、效率与安全可靠性。 四、通讯芯片:有线与无线数据传输器件通讯芯片是“数据传输的桥梁”,核心功能是实现设备间的有线或无线数据交互,按传输方式可分为有线通讯芯片与无线通讯芯片,其中无线通讯芯片以蓝牙、WiFi为核心,覆盖各类短距离 有线通讯芯片:侧重“稳定传输”,传输速率高、抗干扰能力强,支持以太网、USB、RS485等接口,传输距离远(可达千米级),功耗相对较高,适配固定设备的数据传输。2. (四)通讯芯片测试座适配应用针对通讯芯片的高频、抗干扰测试需求,研发了有线/无线通讯芯片专用测试座,核心适配设计如下:1. 有线通讯芯片测试座:支持以太网、USB等接口适配,探针采用大电流设计,可承载0.5~1A电流,满足有线通讯芯片的功率需求;测试座支持高速信号传输,确保传输速率测试精准,适配工业级有线通讯芯片的测试需求。

    17510编辑于 2026-03-25
  • 来自专栏FPGA开源工作室

    千兆以太网(3):发送——组建以太网心跳包

    二、心跳包粗略框架   本次以太网的心跳包结构如下所示:   本次发送 64 个全为0的数据,当然这个数据是自定义的,因此心跳包总长度为118。 (1) 校验和字段清0   假设有一段以太网包前面没有对 IP 校验和字段清0,而是赋了别的值,例如 IP 首部为:45 00 00 30 80 4c 40 00 80 06 b5 2e d3 43 11 可以看到,IP 伪头部包含了 IP 源地址,IP 目的地址,一个字节的 0,协议号和 UDP_len ,在前面做的千兆以太网图像传输项目中 IP 源地址,IP 目的地址,协议号都是固定的,而通过上一篇博客设计的 3、计算的时序安排   ip_checksum 和 udp_checksum 计算完成,该数据填充的位置已经经过,那么就没办法将数据填充到原来填充 0 的位置了,但我们想要将其组成完整的以太网包,这一步是不可避免的 至此,我们组建了以太网发送的心跳包,下一步就可以发送了。 参考资料:威三学院FPGA教程

    1.7K20发布于 2020-04-30
  • 来自专栏电子通讯

    (POE)节能以太网工业节能以太网卡新选择

    很多人都会有一个疑问:“以太网为什么这么耗电”? 实际上,在网卡众多模块运行中,以太网PHY是最大耗电大户,以10兆、百兆、千兆以太网PHY为例,它的耗电量可达450mW~1000mW,也正是因为如此高的耗电量,全球电子通讯“绿色IT”的呼声日益高涨, 今天小编就来带领大家一起探讨一下以太网如何实现功耗节能功能。 随着科技的进步,一种新的以太网节能解决方案被提了出来,那就是以太网供电系统(POE)的节能系统。它通过控制设备的开启和关闭,大量的电能得到节省。 实际上,传统的节能以太网通常每个连接的电能节省不会超过一瓦,而节能以太网供电系统(POE)在同等条件下,可以节能的 电能大约可达到50倍,这是一个飞跃式的发展。

    1.1K10发布于 2020-07-06
领券