在Documentation/kbuild/makefiles.txt的第3.10章中提到,$(src)指的是源代码的位置,而$(obj)指的是生成的输出文件的位置。在使用不同的输出目录时,我对此感到困惑。
在Makefile.build中,首先要做的就是src := $(obj)。这有什么意义呢?如果我打印$(src)和$(obj),它们的值总是相同的。
然而,更让我困惑的是,如果是这样的话,make应该会发出一个错误。如果在评估规则$(obj)/%.o: $(src)/%.c时工作目录在内核源代码(O=path/to/out/dir)之外,那么它应该相对于输出目录搜索源文件。由于源文件不在那里,因此它应该失败,因为它不能找到$(src)/%.c目标的规则。
有没有人能解释一下我在这里搞错了什么?
发布于 2020-11-30 06:15:43
回答我自己的问题,以防其他人对此感到疑惑...
主Makefile使用vpath添加src位置,因此当kbuild在输出树中找不到源文件时,它会在源树中找到它。
https://stackoverflow.com/questions/60801659
复制相似问题