最近,我在看轩尼诗( Hennessy )和帕特森( Patterson )的一次ACM图灵讲座,被他们引用的小型芯片磁带的成本统计数据所吸引。他们声称,你可以在28 nm的进程节点上以14,000美元的价格将100毫米x1毫米芯片带出来,大概是在一架试验梭上。
我的问题是,如果我想用MAC单元(比如16位或32位)填充这个芯片区,我每个周期能同时做多少台MAC?
发布于 2018-10-14 23:00:53
作为包络计算的背面,本论文描述了Synopsys的90 64教育技术中32x32->64乘法器为435 64*482 64。如果你只是小规模到28纳米,你得到0.02mm^2的实例。这可能在一个数量级之内,这已经足够好了,因为“每毫米乘数”并不是一个真正有意义的指标:有趣的部分是如何从这样一个乘法器阵列中获取和输出数据,这将主导实际乘数的区域。
作为另一个参考,For 540-C000是30毫米^2台台积电的28‘s高性能。云苏普去年的HotChips演讲在第17页上展示了一个相当详细的模具图,你可以从它中计算出1mm^2在现代技术上给你带来了什么--这是相当多的SRAM/逻辑,但不是很多垫片。
https://stackoverflow.com/questions/52796290
复制相似问题