首页
学习
活动
专区
圈层
工具
发布
社区首页 >问答首页 >intel中的TLB结构

intel中的TLB结构
EN

Stack Overflow用户
提问于 2016-02-22 07:09:46
回答 1查看 3.2K关注 0票数 5

我从Patterson & Hennessy一书的基本定义开始,然后按照英特尔编程参考文档了解更多关于TLB的信息。

从英特尔文档中,我了解了TLB的高级设计。例如线大小、关联性和高速缓存级别。但是需要详细解释TLB高速缓存相对于高速缓存未命中及其在现代CPU中的替换机制是如何工作的。移动了哪些页面

从L1 TLB到L2 TLB?TLB中的单个条目可以寻址多少页?TLB中有多少个条目?(特别是DTLB)

任何信息或参考资料都会对我有很大帮助。(如果这不是这个问题的合适论坛,请推荐合适的论坛)

谢谢。

EN

回答 1

Stack Overflow用户

发布于 2016-11-03 13:12:40

TLB可以被称为转换高速缓存,因此,它的功能几乎与片上高速缓存相同,例如,排他/包含层次、多级/单级、专用/共享的折衷与高速缓存中的相同。关联性、页面大小等也是如此。

一个TLB条目仅将一个虚拟页面映射到物理页面,但是页面大小可以改变,例如,代替4kB,处理器可以使用2MB或2 2GB,这被称为superpage or hugepage。或者一个处理器可以使用多种页面大小。

既然你是在请求参考,请参阅我的survey paper on TLB,它回答了所有这些问题并评论了85+论文。具体地说,本文的第二部分引用了讨论商业处理器中TLB设计的论文。

票数 5
EN
页面原文内容由Stack Overflow提供。腾讯云小微IT领域专用引擎提供翻译支持
原文链接:

https://stackoverflow.com/questions/35543318

复制
相关文章

相似问题

领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档