这是在零件选择交易中出现的。某些ARM mcu具有高速缓存级ECC,但没有RAM级ECC。似乎任何受ECC保护的系统都只有在其最薄弱的环节中才是强大的。我缺少的只有缓存级ECC有什么理由吗?
发布于 2019-12-19 03:06:53
这太奇怪了!您说得对,DRAM错误横截面通常比芯片上的错误横截面大,所以DRAM是“最弱的环节”。(假设您有一个很大的主内存。)
一种可能的解释是,他们使用芯片上的ECC来提高产量,而不是直接用于弹性。高速缓存上的ECC可用于容忍高速缓存SRAM位中的永久故障,例如,允许在产品出厂时仍启用高速缓存。
https://stackoverflow.com/questions/31395753
复制相似问题